]> git.ipfire.org Git - thirdparty/binutils-gdb.git/commitdiff
* config/tc-m32c.c (md_assemble): Don't use errmsg as the format
authorDJ Delorie <dj@redhat.com>
Wed, 26 Oct 2005 19:24:20 +0000 (19:24 +0000)
committerDJ Delorie <dj@redhat.com>
Wed, 26 Oct 2005 19:24:20 +0000 (19:24 +0000)
itself.
(md_cgen_lookup_reloc): Add m32c bitbase operands.  Add 8-s24
and imm-8-HI operands.

gas/ChangeLog
gas/config/tc-m32c.c

index 014622f1b137fdc90ecee5733f14f69901c98990..74ded8f0fbc506bd1933f25cfe3cbd2e618f1101 100644 (file)
@@ -1,3 +1,10 @@
+2005-10-26  DJ Delorie  <dj@redhat.com>
+
+       * config/tc-m32c.c (md_assemble): Don't use errmsg as the format
+       itself.
+       (md_cgen_lookup_reloc): Add m32c bitbase operands.  Add 8-s24
+       and imm-8-HI operands.
+
 2005-10-26  Paul Brook  <paul@codesourcery.com>
 
        * config/tc-arm.c (insns): Correct "sel" entry.
index afb59736eacc359f5f6099f52d5a42ce035e1a8d..cb589ac17a80bac195f5a3efc76a6a051f84e792 100644 (file)
@@ -327,7 +327,7 @@ md_assemble (char * str)
   
   if (!insn.insn)
     {
-      as_bad (errmsg);
+      as_bad ("%s", errmsg);
       return;
     }
 
@@ -764,8 +764,13 @@ md_cgen_lookup_reloc (const CGEN_INSN *    insn ATTRIBUTE_UNUSED,
     { M32C_OPERAND_DSP_32_U8,  BFD_RELOC_8, 4 },
     { M32C_OPERAND_DSP_40_U8,  BFD_RELOC_8, 5 },
     { M32C_OPERAND_DSP_48_U8,  BFD_RELOC_8, 6 },
+    { M32C_OPERAND_BITBASE32_16_S11_UNPREFIXED, BFD_RELOC_8, 2 },
+    { M32C_OPERAND_BITBASE32_16_U11_UNPREFIXED, BFD_RELOC_8, 2 },
+    { M32C_OPERAND_BITBASE32_24_S11_PREFIXED, BFD_RELOC_8, 3 },
+    { M32C_OPERAND_BITBASE32_24_U11_PREFIXED, BFD_RELOC_8, 3 },
 
     /* Absolute relocs for 16-bit fields.  */
+    { M32C_OPERAND_IMM_8_HI,   BFD_RELOC_16, 1 },
     { M32C_OPERAND_IMM_16_HI,  BFD_RELOC_16, 2 },
     { M32C_OPERAND_IMM_24_HI,  BFD_RELOC_16, 3 },
     { M32C_OPERAND_IMM_32_HI,  BFD_RELOC_16, 4 },
@@ -783,9 +788,14 @@ md_cgen_lookup_reloc (const CGEN_INSN *    insn ATTRIBUTE_UNUSED,
     { M32C_OPERAND_DSP_32_U16, BFD_RELOC_16, 4 },
     { M32C_OPERAND_DSP_40_U16, BFD_RELOC_16, 5 },
     { M32C_OPERAND_DSP_48_U16, BFD_RELOC_16, 6 },
+    { M32C_OPERAND_BITBASE32_16_S19_UNPREFIXED, BFD_RELOC_16, 2 },
+    { M32C_OPERAND_BITBASE32_16_U19_UNPREFIXED, BFD_RELOC_16, 2 },
+    { M32C_OPERAND_BITBASE32_24_S19_PREFIXED, BFD_RELOC_16, 3 },
+    { M32C_OPERAND_BITBASE32_24_U19_PREFIXED, BFD_RELOC_16, 3 },
 
     /* Absolute relocs for 24-bit fields.  */
     { M32C_OPERAND_LAB_8_24,   BFD_RELOC_24, 1 },
+    { M32C_OPERAND_DSP_8_S24,  BFD_RELOC_24, 1 },
     { M32C_OPERAND_DSP_8_U24,  BFD_RELOC_24, 1 },
     { M32C_OPERAND_DSP_16_U24, BFD_RELOC_24, 2 },
     { M32C_OPERAND_DSP_24_U24, BFD_RELOC_24, 3 },
@@ -795,6 +805,8 @@ md_cgen_lookup_reloc (const CGEN_INSN *    insn ATTRIBUTE_UNUSED,
     { M32C_OPERAND_DSP_16_U20, BFD_RELOC_24, 2 },
     { M32C_OPERAND_DSP_24_U20, BFD_RELOC_24, 3 },
     { M32C_OPERAND_DSP_32_U20, BFD_RELOC_24, 4 },
+    { M32C_OPERAND_BITBASE32_16_U27_UNPREFIXED, BFD_RELOC_24, 2 },
+    { M32C_OPERAND_BITBASE32_24_U27_PREFIXED, BFD_RELOC_24, 3 },
 
     /* Absolute relocs for 32-bit fields.  */
     { M32C_OPERAND_IMM_16_SI,  BFD_RELOC_32, 2 },