]> git.ipfire.org Git - people/ms/u-boot.git/blame - arch/arm/include/asm/arch-sunxi/gpio.h
sunxi: axp: Move axp gpio code to a separate axpi-gpio driver
[people/ms/u-boot.git] / arch / arm / include / asm / arch-sunxi / gpio.h
CommitLineData
fe1b4db0
IC
1/*
2 * (C) Copyright 2007-2012
3 * Allwinner Technology Co., Ltd. <www.allwinnertech.com>
4 * Tom Cubie <tangliang@allwinnertech.com>
5 *
6 * SPDX-License-Identifier: GPL-2.0+
7 */
8
9#ifndef _SUNXI_GPIO_H
10#define _SUNXI_GPIO_H
11
12#include <linux/types.h>
e373aad3 13#include <asm/arch/cpu.h>
fe1b4db0
IC
14
15/*
16 * sunxi has 9 banks of gpio, they are:
17 * PA0 - PA17 | PB0 - PB23 | PC0 - PC24
18 * PD0 - PD27 | PE0 - PE31 | PF0 - PF5
19 * PG0 - PG9 | PH0 - PH27 | PI0 - PI12
20 */
21
22#define SUNXI_GPIO_A 0
23#define SUNXI_GPIO_B 1
24#define SUNXI_GPIO_C 2
25#define SUNXI_GPIO_D 3
26#define SUNXI_GPIO_E 4
27#define SUNXI_GPIO_F 5
28#define SUNXI_GPIO_G 6
29#define SUNXI_GPIO_H 7
30#define SUNXI_GPIO_I 8
e373aad3
HG
31
32/*
33 * This defines the number of GPIO banks for the _main_ GPIO controller.
34 * You should fix up the padding in struct sunxi_gpio_reg below if you
35 * change this.
36 */
fe1b4db0
IC
37#define SUNXI_GPIO_BANKS 9
38
e373aad3
HG
39/*
40 * sun6i/sun8i and later SoCs have an additional GPIO controller (R_PIO)
41 * at a different register offset.
42 *
43 * sun6i has 2 banks:
44 * PL0 - PL8 | PM0 - PM7
45 *
46 * sun8i has 1 bank:
47 * PL0 - PL11
d35488c7
HG
48 *
49 * sun9i has 3 banks:
50 * PL0 - PL9 | PM0 - PM15 | PN0 - PN1
e373aad3
HG
51 */
52#define SUNXI_GPIO_L 11
53#define SUNXI_GPIO_M 12
d35488c7 54#define SUNXI_GPIO_N 13
e373aad3 55
fe1b4db0
IC
56struct sunxi_gpio {
57 u32 cfg[4];
58 u32 dat;
59 u32 drv[2];
60 u32 pull[2];
61};
62
63/* gpio interrupt control */
64struct sunxi_gpio_int {
65 u32 cfg[3];
66 u32 ctl;
67 u32 sta;
68 u32 deb; /* interrupt debounce */
69};
70
71struct sunxi_gpio_reg {
72 struct sunxi_gpio gpio_bank[SUNXI_GPIO_BANKS];
73 u8 res[0xbc];
74 struct sunxi_gpio_int gpio_int;
75};
76
e373aad3
HG
77#define BANK_TO_GPIO(bank) (((bank) < SUNXI_GPIO_L) ? \
78 &((struct sunxi_gpio_reg *)SUNXI_PIO_BASE)->gpio_bank[bank] : \
79 &((struct sunxi_gpio_reg *)SUNXI_R_PIO_BASE)->gpio_bank[(bank) - SUNXI_GPIO_L])
fe1b4db0
IC
80
81#define GPIO_BANK(pin) ((pin) >> 5)
82#define GPIO_NUM(pin) ((pin) & 0x1f)
83
84#define GPIO_CFG_INDEX(pin) (((pin) & 0x1f) >> 3)
85#define GPIO_CFG_OFFSET(pin) ((((pin) & 0x1f) & 0x7) << 2)
86
991963bc 87#define GPIO_DRV_INDEX(pin) (((pin) & 0x1f) >> 4)
fe1b4db0
IC
88#define GPIO_DRV_OFFSET(pin) ((((pin) & 0x1f) & 0xf) << 1)
89
90#define GPIO_PULL_INDEX(pin) (((pin) & 0x1f) >> 4)
91#define GPIO_PULL_OFFSET(pin) ((((pin) & 0x1f) & 0xf) << 1)
92
93/* GPIO bank sizes */
94#define SUNXI_GPIO_A_NR 32
95#define SUNXI_GPIO_B_NR 32
96#define SUNXI_GPIO_C_NR 32
97#define SUNXI_GPIO_D_NR 32
98#define SUNXI_GPIO_E_NR 32
99#define SUNXI_GPIO_F_NR 32
100#define SUNXI_GPIO_G_NR 32
101#define SUNXI_GPIO_H_NR 32
102#define SUNXI_GPIO_I_NR 32
e373aad3
HG
103#define SUNXI_GPIO_L_NR 32
104#define SUNXI_GPIO_M_NR 32
fe1b4db0
IC
105
106#define SUNXI_GPIO_NEXT(__gpio) \
107 ((__gpio##_START) + (__gpio##_NR) + 0)
108
109enum sunxi_gpio_number {
110 SUNXI_GPIO_A_START = 0,
111 SUNXI_GPIO_B_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_A),
112 SUNXI_GPIO_C_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_B),
113 SUNXI_GPIO_D_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_C),
114 SUNXI_GPIO_E_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_D),
115 SUNXI_GPIO_F_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_E),
116 SUNXI_GPIO_G_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_F),
117 SUNXI_GPIO_H_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_G),
118 SUNXI_GPIO_I_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_H),
e373aad3
HG
119 SUNXI_GPIO_L_START = 352,
120 SUNXI_GPIO_M_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_L),
d35488c7 121 SUNXI_GPIO_N_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_M),
6c727e09 122 SUNXI_GPIO_AXP0_START = 1024,
fe1b4db0
IC
123};
124
125/* SUNXI GPIO number definitions */
126#define SUNXI_GPA(_nr) (SUNXI_GPIO_A_START + (_nr))
127#define SUNXI_GPB(_nr) (SUNXI_GPIO_B_START + (_nr))
128#define SUNXI_GPC(_nr) (SUNXI_GPIO_C_START + (_nr))
129#define SUNXI_GPD(_nr) (SUNXI_GPIO_D_START + (_nr))
130#define SUNXI_GPE(_nr) (SUNXI_GPIO_E_START + (_nr))
131#define SUNXI_GPF(_nr) (SUNXI_GPIO_F_START + (_nr))
132#define SUNXI_GPG(_nr) (SUNXI_GPIO_G_START + (_nr))
133#define SUNXI_GPH(_nr) (SUNXI_GPIO_H_START + (_nr))
134#define SUNXI_GPI(_nr) (SUNXI_GPIO_I_START + (_nr))
e373aad3
HG
135#define SUNXI_GPL(_nr) (SUNXI_GPIO_L_START + (_nr))
136#define SUNXI_GPM(_nr) (SUNXI_GPIO_M_START + (_nr))
d35488c7 137#define SUNXI_GPN(_nr) (SUNXI_GPIO_N_START + (_nr))
fe1b4db0 138
6c727e09
HG
139#define SUNXI_GPAXP0(_nr) (SUNXI_GPIO_AXP0_START + (_nr))
140
fe1b4db0
IC
141/* GPIO pin function config */
142#define SUNXI_GPIO_INPUT 0
143#define SUNXI_GPIO_OUTPUT 1
144
487b3277
PK
145#define SUNXI_GPA_EMAC 2
146#define SUN6I_GPA_GMAC 2
147#define SUN7I_GPA_GMAC 5
8deacca9
PK
148#define SUN6I_GPA_SDC2 5
149#define SUN6I_GPA_SDC3 4
fe1b4db0 150
6c739c5d
PK
151#define SUN4I_GPB_TWI0 2
152#define SUN4I_GPB_TWI1 2
153#define SUN5I_GPB_TWI1 2
154#define SUN4I_GPB_TWI2 2
155#define SUN5I_GPB_TWI2 2
487b3277
PK
156#define SUN4I_GPB_UART0 2
157#define SUN5I_GPB_UART0 2
fe1b4db0 158
487b3277 159#define SUNXI_GPC_SDC2 3
8deacca9 160#define SUN6I_GPC_SDC3 4
fe1b4db0 161
8deacca9 162#define SUN8I_GPD_SDC1 3
487b3277
PK
163#define SUNXI_GPD_LCD0 2
164#define SUNXI_GPD_LVDS0 3
fe1b4db0 165
8deacca9 166#define SUN5I_GPE_SDC2 3
6c739c5d 167#define SUN8I_GPE_TWI2 3
8deacca9 168
487b3277
PK
169#define SUNXI_GPF_SDC0 2
170#define SUNXI_GPF_UART0 4
171#define SUN8I_GPF_UART0 3
fe1b4db0 172
8deacca9 173#define SUN4I_GPG_SDC1 4
487b3277 174#define SUN5I_GPG_SDC1 2
8deacca9
PK
175#define SUN6I_GPG_SDC1 2
176#define SUN8I_GPG_SDC1 2
6c739c5d 177#define SUN6I_GPG_TWI3 2
487b3277 178#define SUN5I_GPG_UART1 4
2dae800f 179
8deacca9 180#define SUN4I_GPH_SDC1 5
6c739c5d
PK
181#define SUN6I_GPH_TWI0 2
182#define SUN8I_GPH_TWI0 2
183#define SUN6I_GPH_TWI1 2
184#define SUN8I_GPH_TWI1 2
185#define SUN6I_GPH_TWI2 2
487b3277 186#define SUN6I_GPH_UART0 2
fe1b4db0 187
8deacca9 188#define SUNXI_GPI_SDC3 2
6c739c5d
PK
189#define SUN7I_GPI_TWI3 3
190#define SUN7I_GPI_TWI4 3
fe1b4db0 191
ce881076
HG
192#define SUN6I_GPL0_R_P2WI_SCK 3
193#define SUN6I_GPL1_R_P2WI_SDA 3
3b10e6eb 194
487b3277
PK
195#define SUN8I_GPL_R_RSB 2
196#define SUN8I_GPL_R_UART 2
c757a50b 197
487b3277 198#define SUN9I_GPN_R_RSB 3
d35488c7 199
fe1b4db0
IC
200/* GPIO pin pull-up/down config */
201#define SUNXI_GPIO_PULL_DISABLE 0
202#define SUNXI_GPIO_PULL_UP 1
203#define SUNXI_GPIO_PULL_DOWN 2
204
f7c7ab63
PK
205/* Virtual AXP0 GPIOs */
206#define SUNXI_GPIO_AXP0_VBUS_DETECT 8
207#define SUNXI_GPIO_AXP0_VBUS_ENABLE 9
208
bf38891a
SG
209void sunxi_gpio_set_cfgbank(struct sunxi_gpio *pio, int bank_offset, u32 val);
210void sunxi_gpio_set_cfgpin(u32 pin, u32 val);
211int sunxi_gpio_get_cfgbank(struct sunxi_gpio *pio, int bank_offset);
fe1b4db0
IC
212int sunxi_gpio_get_cfgpin(u32 pin);
213int sunxi_gpio_set_drv(u32 pin, u32 val);
214int sunxi_gpio_set_pull(u32 pin, u32 val);
8deacca9 215int sunxi_name_to_gpio_bank(const char *name);
abce2c62
IC
216int sunxi_name_to_gpio(const char *name);
217#define name_to_gpio(name) sunxi_name_to_gpio(name)
fe1b4db0 218
2fcf033d
HG
219#if !defined CONFIG_SPL_BUILD && defined CONFIG_AXP_GPIO
220int axp_gpio_init(void);
221#else
222static inline int axp_gpio_init(void) { return 0; }
223#endif
224
225struct udevice;
226
227int axp_gpio_direction_input(struct udevice *dev, unsigned offset);
228int axp_gpio_direction_output(struct udevice *dev, unsigned offset, int val);
229int axp_gpio_get_value(struct udevice *dev, unsigned offset);
230int axp_gpio_set_value(struct udevice *dev, unsigned offset, int val);
231
fe1b4db0 232#endif /* _SUNXI_GPIO_H */