]> git.ipfire.org Git - thirdparty/linux.git/commit - arch/arm64/Kconfig
arm64: errata: Add Cortex-A520 speculative unprivileged load workaround
authorRob Herring <robh@kernel.org>
Thu, 21 Sep 2023 19:41:52 +0000 (14:41 -0500)
committerWill Deacon <will@kernel.org>
Fri, 29 Sep 2023 15:31:33 +0000 (16:31 +0100)
commit471470bc7052d28ce125901877dd10e4c048e513
tree37c35c9f68345e85f27589662970da97308f69c6
parenta654a69b9f9c06b2e56387d0b99f0e3e6b0ff4ef
arm64: errata: Add Cortex-A520 speculative unprivileged load workaround

Implement the workaround for ARM Cortex-A520 erratum 2966298. On an
affected Cortex-A520 core, a speculatively executed unprivileged load
might leak data from a privileged load via a cache side channel. The
issue only exists for loads within a translation regime with the same
translation (e.g. same ASID and VMID). Therefore, the issue only affects
the return to EL0.

The workaround is to execute a TLBI before returning to EL0 after all
loads of privileged data. A non-shareable TLBI to any address is
sufficient.

The workaround isn't necessary if page table isolation (KPTI) is
enabled, but for simplicity it will be. Page table isolation should
normally be disabled for Cortex-A520 as it supports the CSV3 feature
and the E0PD feature (used when KASLR is enabled).

Cc: stable@vger.kernel.org
Signed-off-by: Rob Herring <robh@kernel.org>
Link: https://lore.kernel.org/r/20230921194156.1050055-2-robh@kernel.org
Signed-off-by: Will Deacon <will@kernel.org>
Documentation/arch/arm64/silicon-errata.rst
arch/arm64/Kconfig
arch/arm64/kernel/cpu_errata.c
arch/arm64/kernel/entry.S
arch/arm64/tools/cpucaps