]> git.ipfire.org Git - thirdparty/glibc.git/commit
x86: Check RTM_ALWAYS_ABORT for RTM [BZ #28033]
authorH.J. Lu <hjl.tools@gmail.com>
Wed, 30 Jun 2021 17:47:06 +0000 (10:47 -0700)
committerH.J. Lu <hjl.tools@gmail.com>
Tue, 1 Feb 2022 15:38:09 +0000 (07:38 -0800)
commit7aac95739a505aad7427d98bcf20396bba561672
tree1139217d79ddffca95f59e81eef12f7ea036717e
parenta0ed5893fcc2e236d9f3e9ad7651efdbdecbcc2b
x86: Check RTM_ALWAYS_ABORT for RTM [BZ #28033]

From

https://www.intel.com/content/www/us/en/support/articles/000059422/processors.html

* Intel TSX will be disabled by default.
* The processor will force abort all Restricted Transactional Memory (RTM)
  transactions by default.
* A new CPUID bit CPUID.07H.0H.EDX[11](RTM_ALWAYS_ABORT) will be enumerated,
  which is set to indicate to updated software that the loaded microcode is
  forcing RTM abort.
* On processors that enumerate support for RTM, the CPUID enumeration bits
  for Intel TSX (CPUID.07H.0H.EBX[11] and CPUID.07H.0H.EBX[4]) continue to
  be set by default after microcode update.
* Workloads that were benefited from Intel TSX might experience a change
  in performance.
* System software may use a new bit in Model-Specific Register (MSR) 0x10F
  TSX_FORCE_ABORT[TSX_CPUID_CLEAR] functionality to clear the Hardware Lock
  Elision (HLE) and RTM bits to indicate to software that Intel TSX is
  disabled.

1. Add RTM_ALWAYS_ABORT to CPUID features.
2. Set RTM usable only if RTM_ALWAYS_ABORT isn't set.  This skips the
string/tst-memchr-rtm etc. testcases on the affected processors, which
always fail after a microcde update.
3. Check RTM feature, instead of usability, against /proc/cpuinfo.

This fixes BZ #28033.

(cherry picked from commit ea8e465a6b8d0f26c72bcbe453a854de3abf68ec)
sysdeps/x86/cpu-features.c
sysdeps/x86/cpu-features.h
sysdeps/x86/tst-get-cpu-features.c