]> git.ipfire.org Git - thirdparty/qemu.git/commit
RISC-V: Implement modular CSR helper interface
authorMichael Clark <mjc@sifive.com>
Fri, 4 Jan 2019 23:23:55 +0000 (23:23 +0000)
committerPalmer Dabbelt <palmer@sifive.com>
Tue, 8 Jan 2019 21:59:09 +0000 (13:59 -0800)
commitc7b951718815694284501ed01fec7acb8654db7b
tree46b4536a8192583eafe702156b0147224299c45d
parent147923b1a901a0370f83a0f4c58ec1baffef22f0
RISC-V: Implement modular CSR helper interface

Previous CSR code uses csr_read_helper and csr_write_helper
to update CSR registers however this interface prevents
atomic read/modify/write CSR operations; in addition
there is no trap-free method to access to CSRs due
to the monolithic CSR functions call longjmp.

The current iCSR interface is not safe to be called by
target/riscv/gdbstub.c as privilege checks or missing CSRs
may call longjmp to generate exceptions. It needs to
indicate existence so traps can be generated in the
CSR instruction helpers.

This commit moves CSR access from the monolithic switch
statements in target/riscv/op_helper.c into modular
read/write functions in target/riscv/csr.c using a new
function pointer table for dispatch (which can later
be used to allow CPUs to hook up model specific CSRs).

A read/modify/write interface is added to support atomic
CSR operations and a non-trapping interface is added
to allow exception-free access to CSRs by the debugger.

The CSR functions and CSR dispatch table are ordered
to match The RISC-V Instruction Set Manual, Volume II:
Privileged Architecture Version 1.10, 2.2 CSR Listing.

An API is added to allow derived cpu instances to modify
or implement new CSR operations.

Signed-off-by: Michael Clark <mjc@sifive.com>
Signed-off-by: Alistair Francis <alistair.francis@wdc.com>
Reviewed-by: Richard Henderson <richard.henderson@linaro.org>
Signed-off-by: Palmer Dabbelt <palmer@sifive.com>
target/riscv/Makefile.objs
target/riscv/cpu.h
target/riscv/cpu_helper.c
target/riscv/csr.c [new file with mode: 0644]
target/riscv/gdbstub.c
target/riscv/op_helper.c