]> git.ipfire.org Git - thirdparty/gcc.git/commitdiff
v850e3v5.md (fmasf4): Use fmaf.s on E3V5 architectures.
authorNick Clifton <nickc@gcc.gnu.org>
Wed, 3 Apr 2013 14:06:38 +0000 (14:06 +0000)
committerNick Clifton <nickc@gcc.gnu.org>
Wed, 3 Apr 2013 14:06:38 +0000 (14:06 +0000)
* config/v850/v850e3v5.md (fmasf4): Use fmaf.s on E3V5
architectures.
(fmssf4): Use fmsf.s on E3V5 architectures.
(fnmasf4): Use fnmaf.s on E3V5 architectures.
(fnmssf4): Use fnmsf.s on E3V5 architectures.

From-SVN: r197413

gcc/config/v850/v850.md

index 4ed0e40b05fb065f6a89449bf73b5df6f130bd11..a074f651351f8f30da863c072af3506eeaf10f98 100644 (file)
    (set_attr "cc" "none_0hit")
    (set_attr "type" "fpu")])
 
+;; Note: The FPU-2.0 (ie pre e3v5) versions of these routines do not actually
+;; need operand 4 to be the same as operand 0.  But the FPU-2.0 versions are
+;; also deprecated so the loss of flexibility is unimportant.
+
 ;;; multiply-add
 (define_insn "fmasf4"
   [(set (match_operand:SF         0 "register_operand" "=r")
        (fma:SF (match_operand:SF 1 "register_operand" "r")
                (match_operand:SF 2 "register_operand" "r")
-               (match_operand:SF 3 "register_operand" "r")))]
+               (match_operand:SF 3 "register_operand" "0")))]
   "TARGET_USE_FPU"
-  "maddf.s %2,%1,%3,%0"
+  { return TARGET_V850E3V5_UP ? "fmaf.s %1, %2, %0" : "maddf.s %2, %1, %3, %0"; }
   [(set_attr "length" "4")
    (set_attr "cc" "none_0hit")
    (set_attr "type" "fpu")])
   [(set (match_operand:SF                 0 "register_operand" "=r")
        (fma:SF (match_operand:SF         1 "register_operand" "r")
                (match_operand:SF         2 "register_operand" "r")
-               (neg:SF (match_operand:SF 3 "register_operand" "r"))))]
+               (neg:SF (match_operand:SF 3 "register_operand" "0"))))]
   "TARGET_USE_FPU"
-  "msubf.s %2,%1,%3,%0"
+  { return TARGET_V850E3V5_UP ? "fmsf.s %1, %2, %0" : "msubf.s %2, %1, %3, %0"; }
   [(set_attr "length" "4")
    (set_attr "cc" "none_0hit")
    (set_attr "type" "fpu")])
   [(set (match_operand:SF                 0 "register_operand" "=r")
        (neg:SF (fma:SF (match_operand:SF 1 "register_operand" "r")
                        (match_operand:SF 2 "register_operand" "r")
-                       (match_operand:SF 3 "register_operand" "r"))))]
+                       (match_operand:SF 3 "register_operand" "0"))))]
   "TARGET_USE_FPU"
-  "nmaddf.s %2,%1,%3,%0"
+  { return TARGET_V850E3V5_UP ? "fnmaf.s %1, %2, %0" : "nmaddf.s %2, %1, %3, %0"; }
   [(set_attr "length" "4")
    (set_attr "cc" "none_0hit")
    (set_attr "type" "fpu")])
 
 ;; negative-multiply-subtract
 (define_insn "fnmssf4"
-  [(set (match_operand:SF                 0 "register_operand" "=r")
+  [(set (match_operand:SF                         0 "register_operand" "=r")
        (neg:SF (fma:SF (match_operand:SF         1 "register_operand" "r")
                        (match_operand:SF         2 "register_operand" "r")
-                       (neg:SF (match_operand:SF 3 "register_operand" "r")))))]
+                       (neg:SF (match_operand:SF 3 "register_operand" "0")))))]
   "TARGET_USE_FPU"
-  "nmsubf.s %2,%1,%3,%0"
+  { return TARGET_V850E3V5_UP ? "fnmsf.s %1, %2, %0" : "nmsubf.s %2, %1, %3, %0"; }
   [(set_attr "length" "4")
    (set_attr "cc" "none_0hit")
    (set_attr "type" "fpu")])