]> git.ipfire.org Git - thirdparty/linux.git/commitdiff
x86/mce/amd: Check SMCA feature bit before accessing SMCA MSRs
authorWilliam Roche <william.roche@oracle.com>
Tue, 17 Mar 2026 10:38:10 +0000 (10:38 +0000)
committerBorislav Petkov (AMD) <bp@alien8.de>
Wed, 18 Mar 2026 22:02:16 +0000 (23:02 +0100)
People do effort to inject MCEs into guests in order to simulate/test
handling of hardware errors. The real use case behind it is testing the
handling of SIGBUS which the memory failure code sends to the process.

If that process is QEMU, instead of killing the whole guest, the MCE can
be injected into the guest kernel so that latter can attempt proper
handling and kill the user *process*  in the guest, instead, which
caused the MCE. The assumption being here that the whole injection flow
can supply enough information that the guest kernel can pinpoint the
right process. But that's a different topic...

Regardless of virtualization or not, access to SMCA-specific registers
like MCA_DESTAT should only be done after having checked the smca
feature bit. And there are AMD machines like Bulldozer (the one before
Zen1) which do support deferred errors but are not SMCA machines.

Therefore, properly check the feature bit before accessing related MSRs.

  [ bp: Rewrite commit message. ]

Fixes: 7cb735d7c0cb ("x86/mce: Unify AMD DFR handler with MCA Polling")
Signed-off-by: William Roche <william.roche@oracle.com>
Signed-off-by: Borislav Petkov (AMD) <bp@alien8.de>
Reviewed-by: Yazen Ghannam <yazen.ghannam@amd.com>
Cc: stable@vger.kernel.org
Link: https://lore.kernel.org/r/20260218163025.1316501-1-william.roche@oracle.com
arch/x86/kernel/cpu/mce/amd.c

index da13c1e37f87a9272f818ee93ac216978e041819..a030ee4cecc2fe176d1ee2a48cf760fc9264d5ec 100644 (file)
@@ -875,13 +875,18 @@ void amd_clear_bank(struct mce *m)
 {
        amd_reset_thr_limit(m->bank);
 
-       /* Clear MCA_DESTAT for all deferred errors even those logged in MCA_STATUS. */
-       if (m->status & MCI_STATUS_DEFERRED)
-               mce_wrmsrq(MSR_AMD64_SMCA_MCx_DESTAT(m->bank), 0);
+       if (mce_flags.smca) {
+               /*
+                * Clear MCA_DESTAT for all deferred errors even those
+                * logged in MCA_STATUS.
+                */
+               if (m->status & MCI_STATUS_DEFERRED)
+                       mce_wrmsrq(MSR_AMD64_SMCA_MCx_DESTAT(m->bank), 0);
 
-       /* Don't clear MCA_STATUS if MCA_DESTAT was used exclusively. */
-       if (m->kflags & MCE_CHECK_DFR_REGS)
-               return;
+               /* Don't clear MCA_STATUS if MCA_DESTAT was used exclusively. */
+               if (m->kflags & MCE_CHECK_DFR_REGS)
+                       return;
+       }
 
        mce_wrmsrq(mca_msr_reg(m->bank, MCA_STATUS), 0);
 }