]> git.ipfire.org Git - thirdparty/gcc.git/commitdiff
Fix DImode to TImode sign extend issue
authorMichael Meissner <meissner@linux.ibm.com>
Sat, 12 Mar 2022 00:47:09 +0000 (19:47 -0500)
committerMichael Meissner <meissner@linux.ibm.com>
Sat, 12 Mar 2022 00:47:09 +0000 (19:47 -0500)
PR target/104868 had had an issue where my code that updated the DImode to
TImode sign extension for power10 failed.  In looking at the failure
message, the reason is when extendditi2 tries to split the insn, it
generates an insn that does not satisfy its constraints:

(set (reg:V2DI 65 1)
     (vec_duplicate:V2DI (reg:DI 0)))

The reason is vsx_splat_v2di does not allow GPR register 0 when the will
be generating a mtvsrdd instruction.  In the definition of the mtvsrdd
instruction, if the RA register is 0, it means clear the upper 64 bits of
the vector instead of moving register GPR 0 to those bits.

When I wrote the extendditi2 pattern, I forgot that mtvsrdd had that
behavior so I used a 'r' constraint instead of 'b'.  In the rare case
where the value is in GPR register 0, this split will fail.

This patch uses the right constraint for extendditi2.

2022-03-11   Michael Meissner  <meissner@linux.ibm.com>

gcc/
PR target/104868
* config/rs6000/vsx.md (extendditi2): Use a 'b' constraint when
moving from a GPR register to an Altivec register.

gcc/config/rs6000/vsx.md

index d0fb92f598578b3bc5a73cd9dfa95c7722866d44..15bd86dfdfb69333efdb6e6c2d683623fa587c35 100644 (file)
 ;; generate the vextsd2q instruction.
 (define_insn_and_split "extendditi2"
   [(set (match_operand:TI 0 "register_operand" "=r,r,v,v,v")
-       (sign_extend:TI (match_operand:DI 1 "input_operand" "r,m,r,wa,Z")))
+       (sign_extend:TI (match_operand:DI 1 "input_operand" "r,m,b,wa,Z")))
    (clobber (reg:DI CA_REGNO))]
   "TARGET_POWERPC64 && TARGET_POWER10"
   "#"