]> git.ipfire.org Git - thirdparty/linux.git/commitdiff
clk: imx: fracn-gppll: Add 241.90 MHz Support
authorMarco Felsch <m.felsch@pengutronix.de>
Tue, 13 Jan 2026 14:52:42 +0000 (15:52 +0100)
committerAbel Vesa <abel.vesa@oss.qualcomm.com>
Sat, 17 Jan 2026 20:17:10 +0000 (22:17 +0200)
Some parallel panels have a pixelclk of 24.19 MHz. Add support for
241.90 MHz so a by 10 divider can be used to derive the exact pixelclk.

Signed-off-by: Marco Felsch <m.felsch@pengutronix.de>
Reviewed-by: Abel Vesa <abel.vesa@oss.qualcomm.com>
Reviewed-by: Peng Fan <peng.fan@nxp.com>
Acked-by: Daniel Baluta <daniel.baluta@nxp.com>
Link: https://patch.msgid.link/20260113-v6-18-topic-clk-fracn-gppll-v3-2-45da70f43c98@pengutronix.de
Signed-off-by: Abel Vesa <abel.vesa@oss.qualcomm.com>
drivers/clk/imx/clk-fracn-gppll.c

index 579f76494eb041dfba58b8cd10eb2453a0ec4178..6de5349adf706382fbb9d66d53283dbb1460ee70 100644 (file)
@@ -89,7 +89,8 @@ static const struct imx_fracn_gppll_rate_table fracn_tbl[] = {
        PLL_FRACN_GP(400000000U, 200, 0, 1, 0, 12),
        PLL_FRACN_GP(393216000U, 163, 84, 100, 0, 10),
        PLL_FRACN_GP(332600000U, 138, 584, 1000, 0, 10),
-       PLL_FRACN_GP(300000000U, 150, 0, 1, 0, 12)
+       PLL_FRACN_GP(300000000U, 150, 0, 1, 0, 12),
+       PLL_FRACN_GP(241900000U, 201, 584, 1000, 0, 20),
 };
 
 struct imx_fracn_gppll_clk imx_fracn_gppll = {