]> git.ipfire.org Git - thirdparty/kernel/linux.git/commitdiff
Merge branch 'icc-dynamic-ids' into icc-next
authorGeorgi Djakov <djakov@kernel.org>
Wed, 19 Nov 2025 12:28:39 +0000 (14:28 +0200)
committerGeorgi Djakov <djakov@kernel.org>
Wed, 19 Nov 2025 13:53:04 +0000 (15:53 +0200)
Currently most of Qualcomm interconnect drivers use static IDs, which
poses a threat of possible conflicts with other drivers.  Rework RPMh
interconnect drivers to use dynamic IDs and drop static IDs
code.

* icc-dynamic-ids
  interconnect: qcom: icc-rpmh: convert link_nodes to dynamic array
  interconnect: qcom: sc7280: convert to dynamic IDs
  interconnect: qcom: sc8180x: convert to dynamic IDs
  interconnect: qcom: sc8280xp: convert to dynamic IDs
  interconnect: qcom: sdm845: convert to dynamic IDs
  interconnect: qcom: sm8250: convert to dynamic IDs
  interconnect: qcom: x1e80100: convert to dynamic IDs
  interconnect: qcom: qcs615: convert to dynamic IDs
  interconnect: qcom: qcs8300: convert to dynamic IDs
  interconnect: qcom: qdu1000: convert to dynamic IDs
  interconnect: qcom: sar2130p: convert to dynamic IDs
  interconnect: qcom: sc7180: convert to dynamic IDs
  interconnect: qcom: sdm670: convert to dynamic IDs
  interconnect: qcom: sdx55: convert to dynamic IDs
  interconnect: qcom: sdx65: convert to dynamic IDs
  interconnect: qcom: sdx75: convert to dynamic IDs
  interconnect: qcom: sm6350: convert to dynamic IDs
  interconnect: qcom: sm7150: convert to dynamic IDs
  interconnect: qcom: sm8150: convert to dynamic IDs
  interconnect: qcom: sm8350: convert to dynamic IDs
  interconnect: qcom: sm8450: convert to dynamic IDs
  interconnect: qcom: sm8550: convert to dynamic IDs
  interconnect: qcom: sm8650: convert to dynamic IDs
  interconnect: qcom: sm8750: convert to dynamic IDs
  interconnect: qcom: icc-rpmh: drop support for non-dynamic IDS

Link: https://lore.kernel.org/r/20251031-rework-icc-v3-0-0575304c9624@oss.qualcomm.com
Signed-off-by: Georgi Djakov <djakov@kernel.org>
1  2 
drivers/interconnect/qcom/kaanapali.c
drivers/interconnect/qcom/sa8775p.c
drivers/interconnect/qcom/sdx75.c

index c6b4902e057f5f6c2a9db3ca018182c1cda156e9,0000000000000000000000000000000000000000..d6e7327bfd7f0f7a1f0b705c8678542951547ea7
mode 100644,000000..100644
--- /dev/null
@@@ -1,1868 -1,0 +1,1855 @@@
-       .link_nodes = (struct qcom_icc_node *[]) { &qup0_core_slave },
 +// SPDX-License-Identifier: GPL-2.0-only
 +/*
 + * Copyright (c) Qualcomm Technologies, Inc. and/or its subsidiaries.
 + *
 + */
 +
 +#include <linux/device.h>
 +#include <linux/interconnect.h>
 +#include <linux/interconnect-provider.h>
 +#include <linux/module.h>
 +#include <linux/of_platform.h>
 +#include <dt-bindings/interconnect/qcom,kaanapali-rpmh.h>
 +
 +#include "bcm-voter.h"
 +#include "icc-rpmh.h"
 +
 +static struct qcom_icc_node qup0_core_slave = {
 +      .name = "qup0_core_slave",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qup1_core_slave = {
 +      .name = "qup1_core_slave",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qup2_core_slave = {
 +      .name = "qup2_core_slave",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qup3_core_slave = {
 +      .name = "qup3_core_slave",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qup4_core_slave = {
 +      .name = "qup4_core_slave",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_ahb2phy0 = {
 +      .name = "qhs_ahb2phy0",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_ahb2phy1 = {
 +      .name = "qhs_ahb2phy1",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_camera_cfg = {
 +      .name = "qhs_camera_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_clk_ctl = {
 +      .name = "qhs_clk_ctl",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_crypto0_cfg = {
 +      .name = "qhs_crypto0_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_display_cfg = {
 +      .name = "qhs_display_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_eva_cfg = {
 +      .name = "qhs_eva_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_gpuss_cfg = {
 +      .name = "qhs_gpuss_cfg",
 +      .channels = 1,
 +      .buswidth = 8,
 +};
 +
 +static struct qcom_icc_node qhs_i2c = {
 +      .name = "qhs_i2c",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_i3c_ibi0_cfg = {
 +      .name = "qhs_i3c_ibi0_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_i3c_ibi1_cfg = {
 +      .name = "qhs_i3c_ibi1_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_imem_cfg = {
 +      .name = "qhs_imem_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_ipc_router = {
 +      .name = "qhs_ipc_router",
 +      .channels = 4,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_mss_cfg = {
 +      .name = "qhs_mss_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_pcie_cfg = {
 +      .name = "qhs_pcie_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_prng = {
 +      .name = "qhs_prng",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_qdss_cfg = {
 +      .name = "qhs_qdss_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_qspi = {
 +      .name = "qhs_qspi",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_qup1 = {
 +      .name = "qhs_qup1",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_qup2 = {
 +      .name = "qhs_qup2",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_qup3 = {
 +      .name = "qhs_qup3",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_qup4 = {
 +      .name = "qhs_qup4",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_sdc2 = {
 +      .name = "qhs_sdc2",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_sdc4 = {
 +      .name = "qhs_sdc4",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_spss_cfg = {
 +      .name = "qhs_spss_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_tcsr = {
 +      .name = "qhs_tcsr",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_tlmm = {
 +      .name = "qhs_tlmm",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_ufs_mem_cfg = {
 +      .name = "qhs_ufs_mem_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_usb3 = {
 +      .name = "qhs_usb3",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_venus_cfg = {
 +      .name = "qhs_venus_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_vsense_ctrl_cfg = {
 +      .name = "qhs_vsense_ctrl_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node xs_qdss_stm = {
 +      .name = "xs_qdss_stm",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node xs_sys_tcu_cfg = {
 +      .name = "xs_sys_tcu_cfg",
 +      .channels = 1,
 +      .buswidth = 8,
 +};
 +
 +static struct qcom_icc_node qhs_aoss = {
 +      .name = "qhs_aoss",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_ipa = {
 +      .name = "qhs_ipa",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_ipc_router_fence = {
 +      .name = "qhs_ipc_router_fence",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_soccp = {
 +      .name = "qhs_soccp",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qhs_tme_cfg = {
 +      .name = "qhs_tme_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qns_apss = {
 +      .name = "qns_apss",
 +      .channels = 1,
 +      .buswidth = 8,
 +};
 +
 +static struct qcom_icc_node qss_ddrss_cfg = {
 +      .name = "qss_ddrss_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qxs_boot_imem = {
 +      .name = "qxs_boot_imem",
 +      .channels = 1,
 +      .buswidth = 16,
 +};
 +
 +static struct qcom_icc_node qxs_imem = {
 +      .name = "qxs_imem",
 +      .channels = 1,
 +      .buswidth = 8,
 +};
 +
 +static struct qcom_icc_node xs_pcie = {
 +      .name = "xs_pcie",
 +      .channels = 1,
 +      .buswidth = 16,
 +};
 +
 +static struct qcom_icc_node ebi = {
 +      .name = "ebi",
 +      .channels = 4,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node srvc_mnoc = {
 +      .name = "srvc_mnoc",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node srvc_pcie_aggre_noc = {
 +      .name = "srvc_pcie_aggre_noc",
 +      .channels = 1,
 +      .buswidth = 4,
 +};
 +
 +static struct qcom_icc_node qup0_core_master = {
 +      .name = "qup0_core_master",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qup1_core_slave },
++      .link_nodes = { &qup0_core_slave },
 +};
 +
 +static struct qcom_icc_node qup1_core_master = {
 +      .name = "qup1_core_master",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qup2_core_slave },
++      .link_nodes = { &qup1_core_slave },
 +};
 +
 +static struct qcom_icc_node qup2_core_master = {
 +      .name = "qup2_core_master",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qup3_core_slave },
++      .link_nodes = { &qup2_core_slave },
 +};
 +
 +static struct qcom_icc_node qup3_core_master = {
 +      .name = "qup3_core_master",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qup4_core_slave },
++      .link_nodes = { &qup3_core_slave },
 +};
 +
 +static struct qcom_icc_node qup4_core_master = {
 +      .name = "qup4_core_master",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &xs_pcie },
++      .link_nodes = { &qup4_core_slave },
 +};
 +
 +static struct qcom_icc_node qnm_gemnoc_pcie = {
 +      .name = "qnm_gemnoc_pcie",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &ebi },
++      .link_nodes = { &xs_pcie },
 +};
 +
 +static struct qcom_icc_node llcc_mc = {
 +      .name = "llcc_mc",
 +      .channels = 4,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &srvc_mnoc },
++      .link_nodes = { &ebi },
 +};
 +
 +static struct qcom_icc_node qsm_mnoc_cfg = {
 +      .name = "qsm_mnoc_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &srvc_pcie_aggre_noc },
++      .link_nodes = { &srvc_mnoc },
 +};
 +
 +static struct qcom_icc_node qsm_pcie_anoc_cfg = {
 +      .name = "qsm_pcie_anoc_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qsm_mnoc_cfg },
++      .link_nodes = { &srvc_pcie_aggre_noc },
 +};
 +
 +static struct qcom_icc_node qss_mnoc_cfg = {
 +      .name = "qss_mnoc_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qsm_pcie_anoc_cfg },
++      .link_nodes = { &qsm_mnoc_cfg },
 +};
 +
 +static struct qcom_icc_node qss_pcie_anoc_cfg = {
 +      .name = "qss_pcie_anoc_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &llcc_mc },
++      .link_nodes = { &qsm_pcie_anoc_cfg },
 +};
 +
 +static struct qcom_icc_node qns_llcc = {
 +      .name = "qns_llcc",
 +      .channels = 4,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_gemnoc_pcie },
++      .link_nodes = { &llcc_mc },
 +};
 +
 +static struct qcom_icc_node qns_pcie = {
 +      .name = "qns_pcie",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qhs_ahb2phy0, &qhs_ahb2phy1,
++      .link_nodes = { &qnm_gemnoc_pcie },
 +};
 +
 +static struct qcom_icc_node qsm_cfg = {
 +      .name = "qsm_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 35,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_llcc },
++      .link_nodes = { &qhs_ahb2phy0, &qhs_ahb2phy1,
 +                    &qhs_camera_cfg, &qhs_clk_ctl,
 +                    &qhs_crypto0_cfg, &qhs_display_cfg,
 +                    &qhs_eva_cfg, &qhs_gpuss_cfg,
 +                    &qhs_i2c, &qhs_i3c_ibi0_cfg,
 +                    &qhs_i3c_ibi1_cfg, &qhs_imem_cfg,
 +                    &qhs_ipc_router, &qhs_mss_cfg,
 +                    &qhs_pcie_cfg, &qhs_prng,
 +                    &qhs_qdss_cfg, &qhs_qspi,
 +                    &qhs_qup1, &qhs_qup2,
 +                    &qhs_qup3, &qhs_qup4,
 +                    &qhs_sdc2, &qhs_sdc4,
 +                    &qhs_spss_cfg, &qhs_tcsr,
 +                    &qhs_tlmm, &qhs_ufs_mem_cfg,
 +                    &qhs_usb3, &qhs_venus_cfg,
 +                    &qhs_vsense_ctrl_cfg, &qss_mnoc_cfg,
 +                    &qss_pcie_anoc_cfg, &xs_qdss_stm,
 +                    &xs_sys_tcu_cfg },
 +};
 +
 +static struct qcom_icc_node qnm_qpace = {
 +      .name = "qnm_qpace",
 +      .channels = 1,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x14e000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_llcc },
++      .link_nodes = { &qns_llcc },
 +};
 +
 +static struct qcom_icc_node xm_gic = {
 +      .name = "xm_gic",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x145000 },
 +              .prio = 4,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qsm_cfg },
++      .link_nodes = { &qns_llcc },
 +};
 +
 +static struct qcom_icc_node qss_cfg = {
 +      .name = "qss_cfg",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qhs_aoss, &qhs_ipa,
++      .link_nodes = { &qsm_cfg },
 +};
 +
 +static struct qcom_icc_node qnm_gemnoc_cnoc = {
 +      .name = "qnm_gemnoc_cnoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 10,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_gemnoc_cnoc },
++      .link_nodes = { &qhs_aoss, &qhs_ipa,
 +                    &qhs_ipc_router_fence, &qhs_soccp,
 +                    &qhs_tme_cfg, &qns_apss,
 +                    &qss_cfg, &qss_ddrss_cfg,
 +                    &qxs_boot_imem, &qxs_imem },
 +};
 +
 +static struct qcom_icc_node qns_gem_noc_cnoc = {
 +      .name = "qns_gem_noc_cnoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
++      .link_nodes = { &qnm_gemnoc_cnoc },
 +};
 +
 +static struct qcom_icc_node alm_gpu_tcu = {
 +      .name = "alm_gpu_tcu",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x13d000 },
 +              .prio = 1,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
 +};
 +
 +static struct qcom_icc_node alm_sys_tcu = {
 +      .name = "alm_sys_tcu",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x13f000 },
 +              .prio = 6,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
 +};
 +
 +static struct qcom_icc_node chm_apps = {
 +      .name = "chm_apps",
 +      .channels = 4,
 +      .buswidth = 32,
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qnm_gpu = {
 +      .name = "qnm_gpu",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x31000, 0xb1000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qnm_lpass_gemnoc = {
 +      .name = "qnm_lpass_gemnoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x141000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qnm_mdsp = {
 +      .name = "qnm_mdsp",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qnm_mnoc_hf = {
 +      .name = "qnm_mnoc_hf",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x33000, 0xb3000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qnm_mnoc_sf = {
 +      .name = "qnm_mnoc_sf",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x35000, 0xb5000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qnm_nsp_gemnoc = {
 +      .name = "qnm_nsp_gemnoc",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x37000, 0xb7000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qnm_pcie = {
 +      .name = "qnm_pcie",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x143000 },
 +              .prio = 2,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
 +};
 +
 +static struct qcom_icc_node qnm_snoc_sf = {
 +      .name = "qnm_snoc_sf",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x147000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qnm_wlan_q6 = {
 +      .name = "qnm_wlan_q6",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_lpass_gemnoc },
++      .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
 +                    &qns_pcie },
 +};
 +
 +static struct qcom_icc_node qns_lpass_ag_noc_gemnoc = {
 +      .name = "qns_lpass_ag_noc_gemnoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_mnoc_hf },
++      .link_nodes = { &qnm_lpass_gemnoc },
 +};
 +
 +static struct qcom_icc_node qns_mem_noc_hf = {
 +      .name = "qns_mem_noc_hf",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_mnoc_sf },
++      .link_nodes = { &qnm_mnoc_hf },
 +};
 +
 +static struct qcom_icc_node qns_mem_noc_sf = {
 +      .name = "qns_mem_noc_sf",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_nsp_gemnoc },
++      .link_nodes = { &qnm_mnoc_sf },
 +};
 +
 +static struct qcom_icc_node qns_nsp_gemnoc = {
 +      .name = "qns_nsp_gemnoc",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_pcie },
++      .link_nodes = { &qnm_nsp_gemnoc },
 +};
 +
 +static struct qcom_icc_node qns_pcie_gemnoc = {
 +      .name = "qns_pcie_gemnoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_snoc_sf },
++      .link_nodes = { &qnm_pcie },
 +};
 +
 +static struct qcom_icc_node qns_gemnoc_sf = {
 +      .name = "qns_gemnoc_sf",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_lpass_ag_noc_gemnoc },
++      .link_nodes = { &qnm_snoc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_lpiaon_noc = {
 +      .name = "qnm_lpiaon_noc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_hf },
++      .link_nodes = { &qns_lpass_ag_noc_gemnoc },
 +};
 +
 +static struct qcom_icc_node qnm_camnoc_hf = {
 +      .name = "qnm_camnoc_hf",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x2a000, 0x2b000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_hf },
 +};
 +
 +static struct qcom_icc_node qnm_camnoc_nrt_icp_sf = {
 +      .name = "qnm_camnoc_nrt_icp_sf",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x2c000 },
 +              .prio = 4,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_camnoc_rt_cdm_sf = {
 +      .name = "qnm_camnoc_rt_cdm_sf",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x38000 },
 +              .prio = 2,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_camnoc_sf = {
 +      .name = "qnm_camnoc_sf",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x2d000, 0x2e000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_hf },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_mdp = {
 +      .name = "qnm_mdp",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x2f000, 0x30000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_hf },
 +};
 +
 +static struct qcom_icc_node qnm_mdss_dcp = {
 +      .name = "qnm_mdss_dcp",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x39000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_vapss_hcp = {
 +      .name = "qnm_vapss_hcp",
 +      .channels = 1,
 +      .buswidth = 32,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_video_cv_cpu = {
 +      .name = "qnm_video_cv_cpu",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x34000 },
 +              .prio = 4,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_video_eva = {
 +      .name = "qnm_video_eva",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x35000, 0x36000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_video_mvp = {
 +      .name = "qnm_video_mvp",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0x32000, 0x33000 },
 +              .prio = 0,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 0,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_video_v_cpu = {
 +      .name = "qnm_video_v_cpu",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x37000 },
 +              .prio = 4,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_nsp_gemnoc },
++      .link_nodes = { &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_nsp = {
 +      .name = "qnm_nsp",
 +      .channels = 2,
 +      .buswidth = 32,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_pcie_gemnoc },
++      .link_nodes = { &qns_nsp_gemnoc },
 +};
 +
 +static struct qcom_icc_node xm_pcie = {
 +      .name = "xm_pcie",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xb000 },
 +              .prio = 3,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gemnoc_sf },
++      .link_nodes = { &qns_pcie_gemnoc },
 +};
 +
 +static struct qcom_icc_node qnm_aggre1_noc = {
 +      .name = "qnm_aggre1_noc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gemnoc_sf },
++      .link_nodes = { &qns_gemnoc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_aggre2_noc = {
 +      .name = "qnm_aggre2_noc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gemnoc_sf },
++      .link_nodes = { &qns_gemnoc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_apss_noc = {
 +      .name = "qnm_apss_noc",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x1e000 },
 +              .prio = 2,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gemnoc_sf },
++      .link_nodes = { &qns_gemnoc_sf },
 +};
 +
 +static struct qcom_icc_node qnm_cnoc_data = {
 +      .name = "qnm_cnoc_data",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x1f000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_aggre1_noc },
++      .link_nodes = { &qns_gemnoc_sf },
 +};
 +
 +static struct qcom_icc_node qns_a1noc_snoc = {
 +      .name = "qns_a1noc_snoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_aggre2_noc },
++      .link_nodes = { &qnm_aggre1_noc },
 +};
 +
 +static struct qcom_icc_node qns_a2noc_snoc = {
 +      .name = "qns_a2noc_snoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_lpiaon_noc },
++      .link_nodes = { &qnm_aggre2_noc },
 +};
 +
 +static struct qcom_icc_node qns_lpass_aggnoc = {
 +      .name = "qns_lpass_aggnoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
++      .link_nodes = { &qnm_lpiaon_noc },
 +};
 +
 +static struct qcom_icc_node qhm_qspi = {
 +      .name = "qhm_qspi",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xc000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
++      .link_nodes = { &qns_a1noc_snoc },
 +};
 +
 +static struct qcom_icc_node qxm_crypto = {
 +      .name = "qxm_crypto",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x36000 },
 +              .prio = 2,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
++      .link_nodes = { &qns_a1noc_snoc },
 +};
 +
 +static struct qcom_icc_node qxm_qup1 = {
 +      .name = "qxm_qup1",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x11000 },
 +              .prio = 2,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
++      .link_nodes = { &qns_a1noc_snoc },
 +};
 +
 +static struct qcom_icc_node xm_sdc4 = {
 +      .name = "xm_sdc4",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xe000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
++      .link_nodes = { &qns_a1noc_snoc },
 +};
 +
 +static struct qcom_icc_node xm_ufs_mem = {
 +      .name = "xm_ufs_mem",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xf000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
++      .link_nodes = { &qns_a1noc_snoc },
 +};
 +
 +static struct qcom_icc_node xm_usb3 = {
 +      .name = "xm_usb3",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x10000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a1noc_snoc },
 +};
 +
 +static struct qcom_icc_node qhm_qup2 = {
 +      .name = "qhm_qup2",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x35000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node qhm_qup3 = {
 +      .name = "qhm_qup3",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x3c000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node qhm_qup4 = {
 +      .name = "qhm_qup4",
 +      .channels = 1,
 +      .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x3d000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node qxm_ipa = {
 +      .name = "qxm_ipa",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x37000 },
 +              .prio = 2,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node qxm_soccp = {
 +      .name = "qxm_soccp",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x3b000 },
 +              .prio = 2,
 +              .urg_fwd = 1,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node qxm_sp = {
 +      .name = "qxm_sp",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node xm_qdss_etr_0 = {
 +      .name = "xm_qdss_etr_0",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x38000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node xm_qdss_etr_1 = {
 +      .name = "xm_qdss_etr_1",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x39000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node xm_sdc2 = {
 +      .name = "xm_sdc2",
 +      .channels = 1,
 +      .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x3a000 },
 +              .prio = 2,
 +              .urg_fwd = 0,
 +              .prio_fwd_disable = 1,
 +      },
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_lpass_aggnoc },
++      .link_nodes = { &qns_a2noc_snoc },
 +};
 +
 +static struct qcom_icc_node qnm_lpass_lpinoc = {
 +      .name = "qnm_lpass_lpinoc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qnm_lpass_lpinoc },
++      .link_nodes = { &qns_lpass_aggnoc },
 +};
 +
 +static struct qcom_icc_node qns_lpi_aon_noc = {
 +      .name = "qns_lpi_aon_noc",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_lpi_aon_noc },
++      .link_nodes = { &qnm_lpass_lpinoc },
 +};
 +
 +static struct qcom_icc_node qnm_lpinoc_dsp_qns4m = {
 +      .name = "qnm_lpinoc_dsp_qns4m",
 +      .channels = 1,
 +      .buswidth = 16,
 +      .num_links = 1,
-       .alloc_dyn_id = true,
++      .link_nodes = { &qns_lpi_aon_noc },
 +};
 +
 +static struct qcom_icc_bcm bcm_acv = {
 +      .name = "ACV",
 +      .enable_mask = BIT(3),
 +      .num_nodes = 1,
 +      .nodes = { &ebi },
 +};
 +
 +static struct qcom_icc_bcm bcm_ce0 = {
 +      .name = "CE0",
 +      .num_nodes = 1,
 +      .nodes = { &qxm_crypto },
 +};
 +
 +static struct qcom_icc_bcm bcm_cn0 = {
 +      .name = "CN0",
 +      .enable_mask = BIT(0),
 +      .keepalive = true,
 +      .num_nodes = 43,
 +      .nodes = { &qsm_cfg, &qhs_ahb2phy0,
 +                 &qhs_ahb2phy1, &qhs_camera_cfg,
 +                 &qhs_clk_ctl, &qhs_crypto0_cfg,
 +                 &qhs_eva_cfg, &qhs_gpuss_cfg,
 +                 &qhs_i3c_ibi0_cfg, &qhs_i3c_ibi1_cfg,
 +                 &qhs_imem_cfg, &qhs_ipc_router,
 +                 &qhs_mss_cfg, &qhs_pcie_cfg,
 +                 &qhs_prng, &qhs_qdss_cfg,
 +                 &qhs_qspi, &qhs_sdc2,
 +                 &qhs_sdc4, &qhs_spss_cfg,
 +                 &qhs_tcsr, &qhs_tlmm,
 +                 &qhs_ufs_mem_cfg, &qhs_usb3,
 +                 &qhs_venus_cfg, &qhs_vsense_ctrl_cfg,
 +                 &qss_mnoc_cfg, &qss_pcie_anoc_cfg,
 +                 &xs_qdss_stm, &xs_sys_tcu_cfg,
 +                 &qnm_gemnoc_cnoc, &qnm_gemnoc_pcie,
 +                 &qhs_aoss, &qhs_ipa,
 +                 &qhs_ipc_router_fence, &qhs_soccp,
 +                 &qhs_tme_cfg, &qns_apss,
 +                 &qss_cfg, &qss_ddrss_cfg,
 +                 &qxs_boot_imem, &qxs_imem,
 +                 &xs_pcie },
 +};
 +
 +static struct qcom_icc_bcm bcm_cn1 = {
 +      .name = "CN1",
 +      .num_nodes = 6,
 +      .nodes = { &qhs_display_cfg, &qhs_i2c,
 +                 &qhs_qup1, &qhs_qup2,
 +                 &qhs_qup3, &qhs_qup4 },
 +};
 +
 +static struct qcom_icc_bcm bcm_co0 = {
 +      .name = "CO0",
 +      .enable_mask = BIT(0),
 +      .num_nodes = 2,
 +      .nodes = { &qnm_nsp, &qns_nsp_gemnoc },
 +};
 +
 +static struct qcom_icc_bcm bcm_lp0 = {
 +      .name = "LP0",
 +      .num_nodes = 2,
 +      .nodes = { &qnm_lpass_lpinoc, &qns_lpass_aggnoc },
 +};
 +
 +static struct qcom_icc_bcm bcm_mc0 = {
 +      .name = "MC0",
 +      .keepalive = true,
 +      .num_nodes = 1,
 +      .nodes = { &ebi },
 +};
 +
 +static struct qcom_icc_bcm bcm_mm0 = {
 +      .name = "MM0",
 +      .num_nodes = 1,
 +      .nodes = { &qns_mem_noc_hf },
 +};
 +
 +static struct qcom_icc_bcm bcm_mm1 = {
 +      .name = "MM1",
 +      .enable_mask = BIT(0),
 +      .num_nodes = 9,
 +      .nodes = { &qnm_camnoc_hf, &qnm_camnoc_nrt_icp_sf,
 +                 &qnm_camnoc_rt_cdm_sf, &qnm_camnoc_sf,
 +                 &qnm_vapss_hcp, &qnm_video_cv_cpu,
 +                 &qnm_video_mvp, &qnm_video_v_cpu,
 +                 &qns_mem_noc_sf },
 +};
 +
 +static struct qcom_icc_bcm bcm_qpc0 = {
 +      .name = "QPC0",
 +      .num_nodes = 1,
 +      .nodes = { &qnm_qpace },
 +};
 +
 +static struct qcom_icc_bcm bcm_qup0 = {
 +      .name = "QUP0",
 +      .keepalive = true,
 +      .vote_scale = 1,
 +      .num_nodes = 1,
 +      .nodes = { &qup0_core_slave },
 +};
 +
 +static struct qcom_icc_bcm bcm_qup1 = {
 +      .name = "QUP1",
 +      .keepalive = true,
 +      .vote_scale = 1,
 +      .num_nodes = 1,
 +      .nodes = { &qup1_core_slave },
 +};
 +
 +static struct qcom_icc_bcm bcm_qup2 = {
 +      .name = "QUP2",
 +      .keepalive = true,
 +      .vote_scale = 1,
 +      .num_nodes = 1,
 +      .nodes = { &qup2_core_slave },
 +};
 +
 +static struct qcom_icc_bcm bcm_qup3 = {
 +      .name = "QUP3",
 +      .keepalive = true,
 +      .vote_scale = 1,
 +      .num_nodes = 1,
 +      .nodes = { &qup3_core_slave },
 +};
 +
 +static struct qcom_icc_bcm bcm_qup4 = {
 +      .name = "QUP4",
 +      .keepalive = true,
 +      .vote_scale = 1,
 +      .num_nodes = 1,
 +      .nodes = { &qup4_core_slave },
 +};
 +
 +static struct qcom_icc_bcm bcm_sh0 = {
 +      .name = "SH0",
 +      .keepalive = true,
 +      .num_nodes = 1,
 +      .nodes = { &qns_llcc },
 +};
 +
 +static struct qcom_icc_bcm bcm_sh1 = {
 +      .name = "SH1",
 +      .enable_mask = BIT(0),
 +      .num_nodes = 14,
 +      .nodes = { &alm_gpu_tcu, &alm_sys_tcu,
 +                 &chm_apps, &qnm_gpu,
 +                 &qnm_mdsp, &qnm_mnoc_hf,
 +                 &qnm_mnoc_sf, &qnm_nsp_gemnoc,
 +                 &qnm_pcie, &qnm_snoc_sf,
 +                 &qnm_wlan_q6, &xm_gic,
 +                 &qns_gem_noc_cnoc, &qns_pcie },
 +};
 +
 +static struct qcom_icc_bcm bcm_sn0 = {
 +      .name = "SN0",
 +      .keepalive = true,
 +      .num_nodes = 1,
 +      .nodes = { &qns_gemnoc_sf },
 +};
 +
 +static struct qcom_icc_bcm bcm_sn2 = {
 +      .name = "SN2",
 +      .num_nodes = 1,
 +      .nodes = { &qnm_aggre1_noc },
 +};
 +
 +static struct qcom_icc_bcm bcm_sn3 = {
 +      .name = "SN3",
 +      .num_nodes = 1,
 +      .nodes = { &qnm_aggre2_noc },
 +};
 +
 +static struct qcom_icc_bcm bcm_sn4 = {
 +      .name = "SN4",
 +      .num_nodes = 1,
 +      .nodes = { &qns_pcie_gemnoc },
 +};
 +
 +static struct qcom_icc_bcm * const aggre_noc_bcms[] = {
 +      &bcm_ce0,
 +};
 +
 +static struct qcom_icc_node * const aggre_noc_nodes[] = {
 +      [MASTER_QSPI_0] = &qhm_qspi,
 +      [MASTER_CRYPTO] = &qxm_crypto,
 +      [MASTER_QUP_1] = &qxm_qup1,
 +      [MASTER_SDCC_4] = &xm_sdc4,
 +      [MASTER_UFS_MEM] = &xm_ufs_mem,
 +      [MASTER_USB3] = &xm_usb3,
 +      [MASTER_QUP_2] = &qhm_qup2,
 +      [MASTER_QUP_3] = &qhm_qup3,
 +      [MASTER_QUP_4] = &qhm_qup4,
 +      [MASTER_IPA] = &qxm_ipa,
 +      [MASTER_SOCCP_PROC] = &qxm_soccp,
 +      [MASTER_SP] = &qxm_sp,
 +      [MASTER_QDSS_ETR] = &xm_qdss_etr_0,
 +      [MASTER_QDSS_ETR_1] = &xm_qdss_etr_1,
 +      [MASTER_SDCC_2] = &xm_sdc2,
 +      [SLAVE_A1NOC_SNOC] = &qns_a1noc_snoc,
 +      [SLAVE_A2NOC_SNOC] = &qns_a2noc_snoc,
 +};
 +
 +static const struct regmap_config kaanapali_aggre_noc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x42400,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_aggre_noc = {
 +      .config = &kaanapali_aggre_noc_regmap_config,
 +      .nodes = aggre_noc_nodes,
 +      .num_nodes = ARRAY_SIZE(aggre_noc_nodes),
 +      .bcms = aggre_noc_bcms,
 +      .num_bcms = ARRAY_SIZE(aggre_noc_bcms),
 +      .qos_requires_clocks = true,
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const clk_virt_bcms[] = {
 +      &bcm_qup0,
 +      &bcm_qup1,
 +      &bcm_qup2,
 +      &bcm_qup3,
 +      &bcm_qup4,
 +};
 +
 +static struct qcom_icc_node * const clk_virt_nodes[] = {
 +      [MASTER_QUP_CORE_0] = &qup0_core_master,
 +      [MASTER_QUP_CORE_1] = &qup1_core_master,
 +      [MASTER_QUP_CORE_2] = &qup2_core_master,
 +      [MASTER_QUP_CORE_3] = &qup3_core_master,
 +      [MASTER_QUP_CORE_4] = &qup4_core_master,
 +      [SLAVE_QUP_CORE_0] = &qup0_core_slave,
 +      [SLAVE_QUP_CORE_1] = &qup1_core_slave,
 +      [SLAVE_QUP_CORE_2] = &qup2_core_slave,
 +      [SLAVE_QUP_CORE_3] = &qup3_core_slave,
 +      [SLAVE_QUP_CORE_4] = &qup4_core_slave,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_clk_virt = {
 +      .nodes = clk_virt_nodes,
 +      .num_nodes = ARRAY_SIZE(clk_virt_nodes),
 +      .bcms = clk_virt_bcms,
 +      .num_bcms = ARRAY_SIZE(clk_virt_bcms),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const cnoc_cfg_bcms[] = {
 +      &bcm_cn0,
 +      &bcm_cn1,
 +};
 +
 +static struct qcom_icc_node * const cnoc_cfg_nodes[] = {
 +      [MASTER_CNOC_CFG] = &qsm_cfg,
 +      [SLAVE_AHB2PHY_SOUTH] = &qhs_ahb2phy0,
 +      [SLAVE_AHB2PHY_NORTH] = &qhs_ahb2phy1,
 +      [SLAVE_CAMERA_CFG] = &qhs_camera_cfg,
 +      [SLAVE_CLK_CTL] = &qhs_clk_ctl,
 +      [SLAVE_CRYPTO_0_CFG] = &qhs_crypto0_cfg,
 +      [SLAVE_DISPLAY_CFG] = &qhs_display_cfg,
 +      [SLAVE_EVA_CFG] = &qhs_eva_cfg,
 +      [SLAVE_GFX3D_CFG] = &qhs_gpuss_cfg,
 +      [SLAVE_I2C] = &qhs_i2c,
 +      [SLAVE_I3C_IBI0_CFG] = &qhs_i3c_ibi0_cfg,
 +      [SLAVE_I3C_IBI1_CFG] = &qhs_i3c_ibi1_cfg,
 +      [SLAVE_IMEM_CFG] = &qhs_imem_cfg,
 +      [SLAVE_IPC_ROUTER_CFG] = &qhs_ipc_router,
 +      [SLAVE_CNOC_MSS] = &qhs_mss_cfg,
 +      [SLAVE_PCIE_CFG] = &qhs_pcie_cfg,
 +      [SLAVE_PRNG] = &qhs_prng,
 +      [SLAVE_QDSS_CFG] = &qhs_qdss_cfg,
 +      [SLAVE_QSPI_0] = &qhs_qspi,
 +      [SLAVE_QUP_1] = &qhs_qup1,
 +      [SLAVE_QUP_2] = &qhs_qup2,
 +      [SLAVE_QUP_3] = &qhs_qup3,
 +      [SLAVE_QUP_4] = &qhs_qup4,
 +      [SLAVE_SDCC_2] = &qhs_sdc2,
 +      [SLAVE_SDCC_4] = &qhs_sdc4,
 +      [SLAVE_SPSS_CFG] = &qhs_spss_cfg,
 +      [SLAVE_TCSR] = &qhs_tcsr,
 +      [SLAVE_TLMM] = &qhs_tlmm,
 +      [SLAVE_UFS_MEM_CFG] = &qhs_ufs_mem_cfg,
 +      [SLAVE_USB3] = &qhs_usb3,
 +      [SLAVE_VENUS_CFG] = &qhs_venus_cfg,
 +      [SLAVE_VSENSE_CTRL_CFG] = &qhs_vsense_ctrl_cfg,
 +      [SLAVE_CNOC_MNOC_CFG] = &qss_mnoc_cfg,
 +      [SLAVE_PCIE_ANOC_CFG] = &qss_pcie_anoc_cfg,
 +      [SLAVE_QDSS_STM] = &xs_qdss_stm,
 +      [SLAVE_TCU] = &xs_sys_tcu_cfg,
 +};
 +
 +static const struct regmap_config kaanapali_cnoc_cfg_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x6200,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_cnoc_cfg = {
 +      .config = &kaanapali_cnoc_cfg_regmap_config,
 +      .nodes = cnoc_cfg_nodes,
 +      .num_nodes = ARRAY_SIZE(cnoc_cfg_nodes),
 +      .bcms = cnoc_cfg_bcms,
 +      .num_bcms = ARRAY_SIZE(cnoc_cfg_bcms),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const cnoc_main_bcms[] = {
 +      &bcm_cn0,
 +};
 +
 +static struct qcom_icc_node * const cnoc_main_nodes[] = {
 +      [MASTER_GEM_NOC_CNOC] = &qnm_gemnoc_cnoc,
 +      [MASTER_GEM_NOC_PCIE_SNOC] = &qnm_gemnoc_pcie,
 +      [SLAVE_AOSS] = &qhs_aoss,
 +      [SLAVE_IPA_CFG] = &qhs_ipa,
 +      [SLAVE_IPC_ROUTER_FENCE] = &qhs_ipc_router_fence,
 +      [SLAVE_SOCCP] = &qhs_soccp,
 +      [SLAVE_TME_CFG] = &qhs_tme_cfg,
 +      [SLAVE_APPSS] = &qns_apss,
 +      [SLAVE_CNOC_CFG] = &qss_cfg,
 +      [SLAVE_DDRSS_CFG] = &qss_ddrss_cfg,
 +      [SLAVE_BOOT_IMEM] = &qxs_boot_imem,
 +      [SLAVE_IMEM] = &qxs_imem,
 +      [SLAVE_PCIE_0] = &xs_pcie,
 +};
 +
 +static const struct regmap_config kaanapali_cnoc_main_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x1a080,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_cnoc_main = {
 +      .config = &kaanapali_cnoc_main_regmap_config,
 +      .nodes = cnoc_main_nodes,
 +      .num_nodes = ARRAY_SIZE(cnoc_main_nodes),
 +      .bcms = cnoc_main_bcms,
 +      .num_bcms = ARRAY_SIZE(cnoc_main_bcms),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const gem_noc_bcms[] = {
 +      &bcm_qpc0,
 +      &bcm_sh0,
 +      &bcm_sh1,
 +};
 +
 +static struct qcom_icc_node * const gem_noc_nodes[] = {
 +      [MASTER_GPU_TCU] = &alm_gpu_tcu,
 +      [MASTER_SYS_TCU] = &alm_sys_tcu,
 +      [MASTER_APPSS_PROC] = &chm_apps,
 +      [MASTER_GFX3D] = &qnm_gpu,
 +      [MASTER_LPASS_GEM_NOC] = &qnm_lpass_gemnoc,
 +      [MASTER_MSS_PROC] = &qnm_mdsp,
 +      [MASTER_MNOC_HF_MEM_NOC] = &qnm_mnoc_hf,
 +      [MASTER_MNOC_SF_MEM_NOC] = &qnm_mnoc_sf,
 +      [MASTER_COMPUTE_NOC] = &qnm_nsp_gemnoc,
 +      [MASTER_ANOC_PCIE_GEM_NOC] = &qnm_pcie,
 +      [MASTER_QPACE] = &qnm_qpace,
 +      [MASTER_SNOC_SF_MEM_NOC] = &qnm_snoc_sf,
 +      [MASTER_WLAN_Q6] = &qnm_wlan_q6,
 +      [MASTER_GIC] = &xm_gic,
 +      [SLAVE_GEM_NOC_CNOC] = &qns_gem_noc_cnoc,
 +      [SLAVE_LLCC] = &qns_llcc,
 +      [SLAVE_MEM_NOC_PCIE_SNOC] = &qns_pcie,
 +};
 +
 +static const struct regmap_config kaanapali_gem_noc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x153080,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_gem_noc = {
 +      .config = &kaanapali_gem_noc_regmap_config,
 +      .nodes = gem_noc_nodes,
 +      .num_nodes = ARRAY_SIZE(gem_noc_nodes),
 +      .bcms = gem_noc_bcms,
 +      .num_bcms = ARRAY_SIZE(gem_noc_bcms),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_node * const lpass_ag_noc_nodes[] = {
 +      [MASTER_LPIAON_NOC] = &qnm_lpiaon_noc,
 +      [SLAVE_LPASS_GEM_NOC] = &qns_lpass_ag_noc_gemnoc,
 +};
 +
 +static const struct regmap_config kaanapali_lpass_ag_noc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0xe080,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_lpass_ag_noc = {
 +      .config = &kaanapali_lpass_ag_noc_regmap_config,
 +      .nodes = lpass_ag_noc_nodes,
 +      .num_nodes = ARRAY_SIZE(lpass_ag_noc_nodes),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const lpass_lpiaon_noc_bcms[] = {
 +      &bcm_lp0,
 +};
 +
 +static struct qcom_icc_node * const lpass_lpiaon_noc_nodes[] = {
 +      [MASTER_LPASS_LPINOC] = &qnm_lpass_lpinoc,
 +      [SLAVE_LPIAON_NOC_LPASS_AG_NOC] = &qns_lpass_aggnoc,
 +};
 +
 +static const struct regmap_config kaanapali_lpass_lpiaon_noc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x19080,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_lpass_lpiaon_noc = {
 +      .config = &kaanapali_lpass_lpiaon_noc_regmap_config,
 +      .nodes = lpass_lpiaon_noc_nodes,
 +      .num_nodes = ARRAY_SIZE(lpass_lpiaon_noc_nodes),
 +      .bcms = lpass_lpiaon_noc_bcms,
 +      .num_bcms = ARRAY_SIZE(lpass_lpiaon_noc_bcms),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_node * const lpass_lpicx_noc_nodes[] = {
 +      [MASTER_LPASS_PROC] = &qnm_lpinoc_dsp_qns4m,
 +      [SLAVE_LPICX_NOC_LPIAON_NOC] = &qns_lpi_aon_noc,
 +};
 +
 +static const struct regmap_config kaanapali_lpass_lpicx_noc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x44080,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_lpass_lpicx_noc = {
 +      .config = &kaanapali_lpass_lpicx_noc_regmap_config,
 +      .nodes = lpass_lpicx_noc_nodes,
 +      .num_nodes = ARRAY_SIZE(lpass_lpicx_noc_nodes),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const mc_virt_bcms[] = {
 +      &bcm_acv,
 +      &bcm_mc0,
 +};
 +
 +static struct qcom_icc_node * const mc_virt_nodes[] = {
 +      [MASTER_LLCC] = &llcc_mc,
 +      [SLAVE_EBI1] = &ebi,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_mc_virt = {
 +      .nodes = mc_virt_nodes,
 +      .num_nodes = ARRAY_SIZE(mc_virt_nodes),
 +      .bcms = mc_virt_bcms,
 +      .num_bcms = ARRAY_SIZE(mc_virt_bcms),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const mmss_noc_bcms[] = {
 +      &bcm_mm0,
 +      &bcm_mm1,
 +};
 +
 +static struct qcom_icc_node * const mmss_noc_nodes[] = {
 +      [MASTER_CAMNOC_HF] = &qnm_camnoc_hf,
 +      [MASTER_CAMNOC_NRT_ICP_SF] = &qnm_camnoc_nrt_icp_sf,
 +      [MASTER_CAMNOC_RT_CDM_SF] = &qnm_camnoc_rt_cdm_sf,
 +      [MASTER_CAMNOC_SF] = &qnm_camnoc_sf,
 +      [MASTER_MDP] = &qnm_mdp,
 +      [MASTER_MDSS_DCP] = &qnm_mdss_dcp,
 +      [MASTER_CDSP_HCP] = &qnm_vapss_hcp,
 +      [MASTER_VIDEO_CV_PROC] = &qnm_video_cv_cpu,
 +      [MASTER_VIDEO_EVA] = &qnm_video_eva,
 +      [MASTER_VIDEO_MVP] = &qnm_video_mvp,
 +      [MASTER_VIDEO_V_PROC] = &qnm_video_v_cpu,
 +      [MASTER_CNOC_MNOC_CFG] = &qsm_mnoc_cfg,
 +      [SLAVE_MNOC_HF_MEM_NOC] = &qns_mem_noc_hf,
 +      [SLAVE_MNOC_SF_MEM_NOC] = &qns_mem_noc_sf,
 +      [SLAVE_SERVICE_MNOC] = &srvc_mnoc,
 +};
 +
 +static const struct regmap_config kaanapali_mmss_noc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x5b800,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_mmss_noc = {
 +      .config = &kaanapali_mmss_noc_regmap_config,
 +      .nodes = mmss_noc_nodes,
 +      .num_nodes = ARRAY_SIZE(mmss_noc_nodes),
 +      .bcms = mmss_noc_bcms,
 +      .num_bcms = ARRAY_SIZE(mmss_noc_bcms),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const nsp_noc_bcms[] = {
 +      &bcm_co0,
 +};
 +
 +static struct qcom_icc_node * const nsp_noc_nodes[] = {
 +      [MASTER_CDSP_PROC] = &qnm_nsp,
 +      [SLAVE_CDSP_MEM_NOC] = &qns_nsp_gemnoc,
 +};
 +
 +static const struct regmap_config kaanapali_nsp_noc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x21280,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_nsp_noc = {
 +      .config = &kaanapali_nsp_noc_regmap_config,
 +      .nodes = nsp_noc_nodes,
 +      .num_nodes = ARRAY_SIZE(nsp_noc_nodes),
 +      .bcms = nsp_noc_bcms,
 +      .num_bcms = ARRAY_SIZE(nsp_noc_bcms),
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const pcie_anoc_bcms[] = {
 +      &bcm_sn4,
 +};
 +
 +static struct qcom_icc_node * const pcie_anoc_nodes[] = {
 +      [MASTER_PCIE_ANOC_CFG] = &qsm_pcie_anoc_cfg,
 +      [MASTER_PCIE_0] = &xm_pcie,
 +      [SLAVE_ANOC_PCIE_GEM_NOC] = &qns_pcie_gemnoc,
 +      [SLAVE_SERVICE_PCIE_ANOC] = &srvc_pcie_aggre_noc,
 +};
 +
 +static const struct regmap_config kaanapali_pcie_anoc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x11400,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_pcie_anoc = {
 +      .config = &kaanapali_pcie_anoc_regmap_config,
 +      .nodes = pcie_anoc_nodes,
 +      .num_nodes = ARRAY_SIZE(pcie_anoc_nodes),
 +      .bcms = pcie_anoc_bcms,
 +      .num_bcms = ARRAY_SIZE(pcie_anoc_bcms),
 +      .qos_requires_clocks = true,
-       .alloc_dyn_id = true,
 +};
 +
 +static struct qcom_icc_bcm * const system_noc_bcms[] = {
 +      &bcm_sn0,
 +      &bcm_sn2,
 +      &bcm_sn3,
 +};
 +
 +static struct qcom_icc_node * const system_noc_nodes[] = {
 +      [MASTER_A1NOC_SNOC] = &qnm_aggre1_noc,
 +      [MASTER_A2NOC_SNOC] = &qnm_aggre2_noc,
 +      [MASTER_APSS_NOC] = &qnm_apss_noc,
 +      [MASTER_CNOC_SNOC] = &qnm_cnoc_data,
 +      [SLAVE_SNOC_GEM_NOC_SF] = &qns_gemnoc_sf,
 +};
 +
 +static const struct regmap_config kaanapali_system_noc_regmap_config = {
 +      .reg_bits = 32,
 +      .reg_stride = 4,
 +      .val_bits = 32,
 +      .max_register = 0x1f080,
 +      .fast_io = true,
 +};
 +
 +static const struct qcom_icc_desc kaanapali_system_noc = {
 +      .config = &kaanapali_system_noc_regmap_config,
 +      .nodes = system_noc_nodes,
 +      .num_nodes = ARRAY_SIZE(system_noc_nodes),
 +      .bcms = system_noc_bcms,
 +      .num_bcms = ARRAY_SIZE(system_noc_bcms),
 +};
 +
 +static const struct of_device_id qnoc_of_match[] = {
 +      { .compatible = "qcom,kaanapali-aggre-noc", .data = &kaanapali_aggre_noc },
 +      { .compatible = "qcom,kaanapali-clk-virt", .data = &kaanapali_clk_virt },
 +      { .compatible = "qcom,kaanapali-cnoc-cfg", .data = &kaanapali_cnoc_cfg },
 +      { .compatible = "qcom,kaanapali-cnoc-main", .data = &kaanapali_cnoc_main },
 +      { .compatible = "qcom,kaanapali-gem-noc", .data = &kaanapali_gem_noc },
 +      { .compatible = "qcom,kaanapali-lpass-ag-noc", .data = &kaanapali_lpass_ag_noc },
 +      { .compatible = "qcom,kaanapali-lpass-lpiaon-noc", .data = &kaanapali_lpass_lpiaon_noc },
 +      { .compatible = "qcom,kaanapali-lpass-lpicx-noc", .data = &kaanapali_lpass_lpicx_noc },
 +      { .compatible = "qcom,kaanapali-mc-virt", .data = &kaanapali_mc_virt },
 +      { .compatible = "qcom,kaanapali-mmss-noc", .data = &kaanapali_mmss_noc },
 +      { .compatible = "qcom,kaanapali-nsp-noc", .data = &kaanapali_nsp_noc },
 +      { .compatible = "qcom,kaanapali-pcie-anoc", .data = &kaanapali_pcie_anoc },
 +      { .compatible = "qcom,kaanapali-system-noc", .data = &kaanapali_system_noc },
 +      { }
 +};
 +MODULE_DEVICE_TABLE(of, qnoc_of_match);
 +
 +static struct platform_driver qnoc_driver = {
 +      .probe = qcom_icc_rpmh_probe,
 +      .remove = qcom_icc_rpmh_remove,
 +      .driver = {
 +              .name = "qnoc-kaanapali",
 +              .of_match_table = qnoc_of_match,
 +              .sync_state = icc_sync_state,
 +      },
 +};
 +
 +static int __init qnoc_driver_init(void)
 +{
 +      return platform_driver_register(&qnoc_driver);
 +}
 +core_initcall(qnoc_driver_init);
 +
 +static void __exit qnoc_driver_exit(void)
 +{
 +      platform_driver_unregister(&qnoc_driver);
 +}
 +module_exit(qnoc_driver_exit);
 +
 +MODULE_DESCRIPTION("Qualcomm Kaanapali NoC driver");
 +MODULE_LICENSE("GPL");
index 5bf27dbe818dd042a3af03540c0fbfcfd7dca43b,8ce4e5fe05f2e5d0ad5cee0eb4100877ecd144cc..6a49abc96efe2691a463558549a99966708cb8a1
@@@ -213,285 -213,152 +213,285 @@@ static struct qcom_icc_node qxm_qup3 = 
        .name = "qxm_qup3",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x11000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
+       .link_nodes = { &qns_a1noc_snoc },
  };
  
  static struct qcom_icc_node xm_emac_0 = {
        .name = "xm_emac_0",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x12000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
+       .link_nodes = { &qns_a1noc_snoc },
  };
  
  static struct qcom_icc_node xm_emac_1 = {
        .name = "xm_emac_1",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x13000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
+       .link_nodes = { &qns_a1noc_snoc },
  };
  
  static struct qcom_icc_node xm_sdc1 = {
        .name = "xm_sdc1",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x14000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
+       .link_nodes = { &qns_a1noc_snoc },
  };
  
  static struct qcom_icc_node xm_ufs_mem = {
        .name = "xm_ufs_mem",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x15000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
+       .link_nodes = { &qns_a1noc_snoc },
  };
  
  static struct qcom_icc_node xm_usb2_2 = {
        .name = "xm_usb2_2",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x16000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
+       .link_nodes = { &qns_a1noc_snoc },
  };
  
  static struct qcom_icc_node xm_usb3_0 = {
        .name = "xm_usb3_0",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x17000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
+       .link_nodes = { &qns_a1noc_snoc },
  };
  
  static struct qcom_icc_node xm_usb3_1 = {
        .name = "xm_usb3_1",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x18000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a1noc_snoc },
+       .link_nodes = { &qns_a1noc_snoc },
  };
  
  static struct qcom_icc_node qhm_qdss_bam = {
        .name = "qhm_qdss_bam",
        .channels = 1,
        .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x14000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node qhm_qup0 = {
        .name = "qhm_qup0",
        .channels = 1,
        .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x17000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node qhm_qup1 = {
        .name = "qhm_qup1",
        .channels = 1,
        .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x12000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node qhm_qup2 = {
        .name = "qhm_qup2",
        .channels = 1,
        .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x15000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node qnm_cnoc_datapath = {
        .name = "qnm_cnoc_datapath",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x16000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node qxm_crypto_0 = {
        .name = "qxm_crypto_0",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x18000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node qxm_crypto_1 = {
        .name = "qxm_crypto_1",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x1a000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node qxm_ipa = {
        .name = "qxm_ipa",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x11000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node xm_qdss_etr_0 = {
        .name = "xm_qdss_etr_0",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x13000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node xm_qdss_etr_1 = {
        .name = "xm_qdss_etr_1",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x19000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node xm_ufs_card = {
        .name = "xm_ufs_card",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x1b000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_a2noc_snoc },
+       .link_nodes = { &qns_a2noc_snoc },
  };
  
  static struct qcom_icc_node qup0_core_master = {
@@@ -594,45 -461,24 +594,45 @@@ static struct qcom_icc_node alm_gpu_tc
        .name = "alm_gpu_tcu",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xb4000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 1,
 +              .urg_fwd = 0,
 +      },
        .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
  };
  
  static struct qcom_icc_node alm_pcie_tcu = {
        .name = "alm_pcie_tcu",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xb5000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 3,
 +              .urg_fwd = 0,
 +      },
        .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
  };
  
  static struct qcom_icc_node alm_sys_tcu = {
        .name = "alm_sys_tcu",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xb6000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 6,
 +              .urg_fwd = 0,
 +      },
        .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
  };
  
  static struct qcom_icc_node chm_apps = {
@@@ -648,30 -494,16 +648,30 @@@ static struct qcom_icc_node qnm_cmpnoc
        .name = "qnm_cmpnoc0",
        .channels = 2,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0xf3000, 0xf4000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 0,
 +              .urg_fwd = 0,
 +      },
        .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
  };
  
  static struct qcom_icc_node qnm_cmpnoc1 = {
        .name = "qnm_cmpnoc1",
        .channels = 2,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0xf5000, 0xf6000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 0,
 +              .urg_fwd = 0,
 +      },
        .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
  };
  
  static struct qcom_icc_node qnm_gemnoc_cfg = {
@@@ -695,45 -527,24 +695,45 @@@ static struct qcom_icc_node qnm_gpu = 
        .name = "qnm_gpu",
        .channels = 2,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0xed000, 0xee000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 0,
 +              .urg_fwd = 0,
 +      },
        .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
  };
  
  static struct qcom_icc_node qnm_mnoc_hf = {
        .name = "qnm_mnoc_hf",
        .channels = 2,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0xef000, 0xf0000 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_llcc, &qns_pcie },
+       .link_nodes = { &qns_llcc, &qns_pcie },
  };
  
  static struct qcom_icc_node qnm_mnoc_sf = {
        .name = "qnm_mnoc_sf",
        .channels = 2,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 2,
 +              .port_offsets = { 0xf1000, 0xf2000 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
                      &qns_pcie },
  };
  
@@@ -741,45 -552,24 +741,45 @@@ static struct qcom_icc_node qnm_pcie = 
        .name = "qnm_pcie",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xb8000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 2,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc },
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc },
  };
  
  static struct qcom_icc_node qnm_snoc_gc = {
        .name = "qnm_snoc_gc",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xb9000 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_llcc },
+       .link_nodes = { &qns_llcc },
  };
  
  static struct qcom_icc_node qnm_snoc_sf = {
        .name = "qnm_snoc_sf",
        .channels = 1,
        .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xba000 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 3,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gem_noc_cnoc, &qns_llcc,
+       .link_nodes = { &qns_gem_noc_cnoc, &qns_llcc,
                      &qns_pcie },
  };
  
@@@ -830,105 -620,56 +830,105 @@@ static struct qcom_icc_node qnm_camnoc_
        .name = "qnm_camnoc_hf",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xa000 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_hf },
+       .link_nodes = { &qns_mem_noc_hf },
  };
  
  static struct qcom_icc_node qnm_camnoc_icp = {
        .name = "qnm_camnoc_icp",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x2a000 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
+       .link_nodes = { &qns_mem_noc_sf },
  };
  
  static struct qcom_icc_node qnm_camnoc_sf = {
        .name = "qnm_camnoc_sf",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x2a080 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
+       .link_nodes = { &qns_mem_noc_sf },
  };
  
  static struct qcom_icc_node qnm_mdp0_0 = {
        .name = "qnm_mdp0_0",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xa080 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_hf },
+       .link_nodes = { &qns_mem_noc_hf },
  };
  
  static struct qcom_icc_node qnm_mdp0_1 = {
        .name = "qnm_mdp0_1",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xa180 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_hf },
+       .link_nodes = { &qns_mem_noc_hf },
  };
  
  static struct qcom_icc_node qnm_mdp1_0 = {
        .name = "qnm_mdp1_0",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xa100 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_hf },
+       .link_nodes = { &qns_mem_noc_hf },
  };
  
  static struct qcom_icc_node qnm_mdp1_1 = {
        .name = "qnm_mdp1_1",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xa200 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_hf },
+       .link_nodes = { &qns_mem_noc_hf },
  };
  
  static struct qcom_icc_node qnm_mnoc_hf_cfg = {
@@@ -951,60 -692,32 +951,60 @@@ static struct qcom_icc_node qnm_video0 
        .name = "qnm_video0",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x2a100 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
+       .link_nodes = { &qns_mem_noc_sf },
  };
  
  static struct qcom_icc_node qnm_video1 = {
        .name = "qnm_video1",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x2a180 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
+       .link_nodes = { &qns_mem_noc_sf },
  };
  
  static struct qcom_icc_node qnm_video_cvp = {
        .name = "qnm_video_cvp",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x2a200 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
+       .link_nodes = { &qns_mem_noc_sf },
  };
  
  static struct qcom_icc_node qnm_video_v_cpu = {
        .name = "qnm_video_v_cpu",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x2a280 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_mem_noc_sf },
+       .link_nodes = { &qns_mem_noc_sf },
  };
  
  static struct qcom_icc_node qhm_nsp_noc_config = {
@@@ -1043,45 -756,24 +1043,45 @@@ static struct qcom_icc_node xm_pcie3_0 
        .name = "xm_pcie3_0",
        .channels = 1,
        .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xb000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_pcie_mem_noc },
+       .link_nodes = { &qns_pcie_mem_noc },
  };
  
  static struct qcom_icc_node xm_pcie3_1 = {
        .name = "xm_pcie3_1",
        .channels = 1,
        .buswidth = 32,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0xc000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_pcie_mem_noc },
+       .link_nodes = { &qns_pcie_mem_noc },
  };
  
  static struct qcom_icc_node qhm_gic = {
        .name = "qhm_gic",
        .channels = 1,
        .buswidth = 4,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x14000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gemnoc_sf },
+       .link_nodes = { &qns_gemnoc_sf },
  };
  
  static struct qcom_icc_node qnm_aggre1_noc = {
@@@ -1104,15 -796,8 +1104,15 @@@ static struct qcom_icc_node qnm_lpass_n
        .name = "qnm_lpass_noc",
        .channels = 1,
        .buswidth = 16,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x12000 },
 +              .prio_fwd_disable = 0,
 +              .prio = 0,
 +              .urg_fwd = 1,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gemnoc_sf },
+       .link_nodes = { &qns_gemnoc_sf },
  };
  
  static struct qcom_icc_node qnm_snoc_cfg = {
@@@ -1127,30 -812,16 +1127,30 @@@ static struct qcom_icc_node qxm_pimem 
        .name = "qxm_pimem",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x13000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gemnoc_gc },
+       .link_nodes = { &qns_gemnoc_gc },
  };
  
  static struct qcom_icc_node xm_gic = {
        .name = "xm_gic",
        .channels = 1,
        .buswidth = 8,
 +      .qosbox = &(const struct qcom_icc_qosbox) {
 +              .num_ports = 1,
 +              .port_offsets = { 0x15000 },
 +              .prio_fwd_disable = 1,
 +              .prio = 2,
 +              .urg_fwd = 0,
 +      },
        .num_links = 1,
-       .link_nodes = (struct qcom_icc_node *[]) { &qns_gemnoc_gc },
+       .link_nodes = { &qns_gemnoc_gc },
  };
  
  static struct qcom_icc_node qns_a1noc_snoc = {
@@@ -2179,8 -1841,6 +2179,7 @@@ static const struct qcom_icc_desc sa877
        .num_nodes = ARRAY_SIZE(aggre1_noc_nodes),
        .bcms = aggre1_noc_bcms,
        .num_bcms = ARRAY_SIZE(aggre1_noc_bcms),
-       .alloc_dyn_id = true,
 +      .qos_requires_clocks = true,
  };
  
  static struct qcom_icc_bcm * const aggre2_noc_bcms[] = {
@@@ -2217,8 -1868,6 +2216,7 @@@ static const struct qcom_icc_desc sa877
        .num_nodes = ARRAY_SIZE(aggre2_noc_nodes),
        .bcms = aggre2_noc_bcms,
        .num_bcms = ARRAY_SIZE(aggre2_noc_bcms),
-       .alloc_dyn_id = true,
 +      .qos_requires_clocks = true,
  };
  
  static struct qcom_icc_bcm * const clk_virt_bcms[] = {
index 2def75f67eb8e0adf0a14a1bd13f24c401cc722a,e56202b9bc4b66e7824f5969ff001ea67e0e70d4..5cfccc6cfd1baf2ebcae3cafaf5630581df4231b
  #include "bcm-voter.h"
  #include "icc-common.h"
  #include "icc-rpmh.h"
- #include "sdx75.h"
 -static struct qcom_icc_node qpic_core_master;
+ static struct qcom_icc_node qup0_core_master;
+ static struct qcom_icc_node qnm_cnoc;
+ static struct qcom_icc_node alm_sys_tcu;
+ static struct qcom_icc_node chm_apps;
+ static struct qcom_icc_node qnm_gemnoc_cfg;
+ static struct qcom_icc_node qnm_mdsp;
+ static struct qcom_icc_node qnm_pcie;
+ static struct qcom_icc_node qnm_snoc_sf;
+ static struct qcom_icc_node xm_gic;
+ static struct qcom_icc_node xm_ipa2pcie;
+ static struct qcom_icc_node llcc_mc;
+ static struct qcom_icc_node xm_pcie3_0;
+ static struct qcom_icc_node xm_pcie3_1;
+ static struct qcom_icc_node xm_pcie3_2;
+ static struct qcom_icc_node qhm_audio;
+ static struct qcom_icc_node qhm_gic;
+ static struct qcom_icc_node qhm_pcie_rscc;
+ static struct qcom_icc_node qhm_qdss_bam;
+ static struct qcom_icc_node qhm_qpic;
+ static struct qcom_icc_node qhm_qup0;
+ static struct qcom_icc_node qnm_aggre_noc;
+ static struct qcom_icc_node qnm_gemnoc_cnoc;
+ static struct qcom_icc_node qnm_gemnoc_pcie;
+ static struct qcom_icc_node qnm_system_noc_cfg;
+ static struct qcom_icc_node qnm_system_noc_pcie_cfg;
+ static struct qcom_icc_node qxm_crypto;
+ static struct qcom_icc_node qxm_ipa;
+ static struct qcom_icc_node qxm_mvmss;
+ static struct qcom_icc_node xm_emac_0;
+ static struct qcom_icc_node xm_emac_1;
+ static struct qcom_icc_node xm_qdss_etr0;
+ static struct qcom_icc_node xm_qdss_etr1;
+ static struct qcom_icc_node xm_sdc1;
+ static struct qcom_icc_node xm_sdc4;
+ static struct qcom_icc_node xm_usb3;
 -static struct qcom_icc_node qpic_core_slave;
+ static struct qcom_icc_node qup0_core_slave;
+ static struct qcom_icc_node qhs_lagg;
+ static struct qcom_icc_node qhs_mccc_master;
+ static struct qcom_icc_node qns_gemnoc;
+ static struct qcom_icc_node qss_snoop_bwmon;
+ static struct qcom_icc_node qns_gemnoc_cnoc;
+ static struct qcom_icc_node qns_llcc;
+ static struct qcom_icc_node qns_pcie;
+ static struct qcom_icc_node srvc_gemnoc;
+ static struct qcom_icc_node ebi;
+ static struct qcom_icc_node qns_pcie_gemnoc;
+ static struct qcom_icc_node ps_eth0_cfg;
+ static struct qcom_icc_node ps_eth1_cfg;
+ static struct qcom_icc_node qhs_audio;
+ static struct qcom_icc_node qhs_clk_ctl;
+ static struct qcom_icc_node qhs_crypto_cfg;
+ static struct qcom_icc_node qhs_imem_cfg;
+ static struct qcom_icc_node qhs_ipa;
+ static struct qcom_icc_node qhs_ipc_router;
+ static struct qcom_icc_node qhs_mss_cfg;
+ static struct qcom_icc_node qhs_mvmss_cfg;
+ static struct qcom_icc_node qhs_pcie0_cfg;
+ static struct qcom_icc_node qhs_pcie1_cfg;
+ static struct qcom_icc_node qhs_pcie2_cfg;
+ static struct qcom_icc_node qhs_pcie_rscc;
+ static struct qcom_icc_node qhs_pdm;
+ static struct qcom_icc_node qhs_prng;
+ static struct qcom_icc_node qhs_qdss_cfg;
+ static struct qcom_icc_node qhs_qpic;
+ static struct qcom_icc_node qhs_qup0;
+ static struct qcom_icc_node qhs_sdc1;
+ static struct qcom_icc_node qhs_sdc4;
+ static struct qcom_icc_node qhs_spmi_vgi_coex;
+ static struct qcom_icc_node qhs_tcsr;
+ static struct qcom_icc_node qhs_tlmm;
+ static struct qcom_icc_node qhs_usb3;
+ static struct qcom_icc_node qhs_usb3_phy;
+ static struct qcom_icc_node qns_a1noc;
+ static struct qcom_icc_node qns_ddrss_cfg;
+ static struct qcom_icc_node qns_gemnoc_sf;
+ static struct qcom_icc_node qns_system_noc_cfg;
+ static struct qcom_icc_node qns_system_noc_pcie_cfg;
+ static struct qcom_icc_node qxs_imem;
+ static struct qcom_icc_node srvc_pcie_system_noc;
+ static struct qcom_icc_node srvc_system_noc;
+ static struct qcom_icc_node xs_pcie_0;
+ static struct qcom_icc_node xs_pcie_1;
+ static struct qcom_icc_node xs_pcie_2;
+ static struct qcom_icc_node xs_qdss_stm;
+ static struct qcom_icc_node xs_sys_tcu_cfg;
  
 -static struct qcom_icc_node qpic_core_master = {
 -      .name = "qpic_core_master",
 -      .channels = 1,
 -      .buswidth = 4,
 -      .num_links = 1,
 -      .link_nodes = { &qpic_core_slave },
 -};
 -
  static struct qcom_icc_node qup0_core_master = {
        .name = "qup0_core_master",
-       .id = SDX75_MASTER_QUP_CORE_0,
        .channels = 1,
        .buswidth = 4,
        .num_links = 1,
@@@ -362,16 -423,19 +413,13 @@@ static struct qcom_icc_node xm_usb3 = 
        .channels = 1,
        .buswidth = 8,
        .num_links = 1,
-       .links = { SDX75_SLAVE_A1NOC_CFG },
+       .link_nodes = { &qns_a1noc },
  };
  
 -static struct qcom_icc_node qpic_core_slave = {
 -      .name = "qpic_core_slave",
 -      .channels = 1,
 -      .buswidth = 4,
 -};
 -
  static struct qcom_icc_node qup0_core_slave = {
        .name = "qup0_core_slave",
-       .id = SDX75_SLAVE_QUP_CORE_0,
        .channels = 1,
        .buswidth = 4,
-       .num_links = 0,
  };
  
  static struct qcom_icc_node qhs_lagg = {