]> git.ipfire.org Git - thirdparty/linux.git/commitdiff
perf: arm_spe: Relax period restriction
authorLeo Yan <leo.yan@arm.com>
Fri, 27 Jun 2025 16:30:28 +0000 (17:30 +0100)
committerWill Deacon <will@kernel.org>
Tue, 8 Jul 2025 17:04:03 +0000 (18:04 +0100)
The minimum interval specified the PMSIDR_EL1.Interval field is a
hardware recommendation. However, this value is set by hardware designer
before the production. It is not actual hardware limitation but tools
currently have no way to test shorter periods.

This change relaxes the limitation by allowing any non-zero periods,
with simplifying code with clamp_t().

The downside is that small periods may increase the risk of AUX ring
buffer overruns. When an overrun occurs, the perf core layer will
trigger an irq work to disable the event and wake up the tool in user
space to read the trace data. After the tool finishes reading, it will
re-enable the AUX event.

Signed-off-by: Leo Yan <leo.yan@arm.com>
Reviewed-by: Anshuman Khandual <anshuman.khandual@arm.com>
Link: https://lore.kernel.org/r/20250627163028.3503122-1-leo.yan@arm.com
Signed-off-by: Will Deacon <will@kernel.org>
drivers/perf/arm_spe_pmu.c

index 3efed8839a4ec5604eba242cb620327cd2a6a87d..369e77ad5f13ffb490bf8f128fee5180d1254bc6 100644 (file)
@@ -308,17 +308,21 @@ static u64 arm_spe_event_to_pmscr(struct perf_event *event)
 
 static void arm_spe_event_sanitise_period(struct perf_event *event)
 {
-       struct arm_spe_pmu *spe_pmu = to_spe_pmu(event->pmu);
        u64 period = event->hw.sample_period;
        u64 max_period = PMSIRR_EL1_INTERVAL_MASK;
 
-       if (period < spe_pmu->min_period)
-               period = spe_pmu->min_period;
-       else if (period > max_period)
-               period = max_period;
-       else
-               period &= max_period;
+       /*
+        * The PMSIDR_EL1.Interval field (stored in spe_pmu->min_period) is a
+        * recommendation for the minimum interval, not a hardware limitation.
+        *
+        * According to the Arm ARM (DDI 0487 L.a), section D24.7.12 PMSIRR_EL1,
+        * Sampling Interval Reload Register, the INTERVAL field (bits [31:8])
+        * states: "Software must set this to a nonzero value". Use 1 as the
+        * minimum value.
+        */
+       u64 min_period = FIELD_PREP(PMSIRR_EL1_INTERVAL_MASK, 1);
 
+       period = clamp_t(u64, period, min_period, max_period) & max_period;
        event->hw.sample_period = period;
 }