]> git.ipfire.org Git - thirdparty/kernel/linux.git/commitdiff
phy: phy-rockchip-samsung-hdptx: Fix PHY PLL output 50.25MHz error
authorAlgea Cao <algea.cao@rock-chips.com>
Sun, 27 Apr 2025 09:51:24 +0000 (17:51 +0800)
committerVinod Koul <vkoul@kernel.org>
Wed, 14 May 2025 08:55:09 +0000 (09:55 +0100)
When using HDMI PLL frequency division coefficient at 50.25MHz
that is calculated by rk_hdptx_phy_clk_pll_calc(), it fails to
get PHY LANE lock. Although the calculated values are within the
allowable range of PHY PLL configuration.

In order to fix the PHY LANE lock error and provide the expected
50.25MHz output, manually compute the required PHY PLL frequency
division coefficient and add it to ropll_tmds_cfg configuration
table.

Signed-off-by: Algea Cao <algea.cao@rock-chips.com>
Reviewed-by: Cristian Ciocaltea <cristian.ciocaltea@collabora.com>
Acked-by: Heiko Stuebner <heiko@sntech.de>
Link: https://lore.kernel.org/r/20250427095124.3354439-1-algea.cao@rock-chips.com
Signed-off-by: Vinod Koul <vkoul@kernel.org>
drivers/phy/rockchip/phy-rockchip-samsung-hdptx.c

index fe7c057483563686b8076cf2ce562440cfa6fe55..77236f012a1f751a9abc579748e1a95b5a6dead9 100644 (file)
@@ -476,6 +476,8 @@ static const struct ropll_config ropll_tmds_cfg[] = {
          1, 1, 0, 0x20, 0x0c, 1, 0x0e, 0, 0, },
        { 650000, 162, 162, 1, 1, 11, 1, 1, 1, 1, 1, 1, 1, 54, 0, 16, 4, 1,
          1, 1, 0, 0x20, 0x0c, 1, 0x0e, 0, 0, },
+       { 502500, 84, 84, 1, 1, 7, 1, 1, 1, 1, 1, 1, 1, 11, 1, 4, 5,
+         4, 11, 1, 0, 0x20, 0x0c, 1, 0x0e, 0, 0, },
        { 337500, 0x70, 0x70, 1, 1, 0xf, 1, 1, 1, 1, 1, 1, 1, 0x2, 0, 0x01, 5,
          1, 1, 1, 0, 0x20, 0x0c, 1, 0x0e, 0, 0, },
        { 400000, 100, 100, 1, 1, 11, 1, 1, 0, 1, 0, 1, 1, 0x9, 0, 0x05, 0,