]> git.ipfire.org Git - thirdparty/kernel/linux.git/commitdiff
perf: arm_pmuv3: Don't use PMCCNTR_EL0 on SMT cores
authorYicong Yang <yangyicong@hisilicon.com>
Mon, 22 Sep 2025 03:30:10 +0000 (11:30 +0800)
committerWill Deacon <will@kernel.org>
Mon, 3 Nov 2025 13:28:48 +0000 (13:28 +0000)
CPU_CYCLES is expected to count the logical CPU (PE) clock. Currently it's
preferred to use PMCCNTR_EL0 for counting CPU_CYCLES, but it'll count
processor clock rather than the PE clock (ARM DDI0487 L.b D13.1.3) if
one of the SMT siblings is not idle on a multi-threaded implementation.
So don't use it on SMT cores.

Introduce topology_core_has_smt() for knowing the SMT implementation and
cached it in arm_pmu::has_smt during allocation.

When counting cycles on SMT CPU 2-3 and CPU 3 is idle, without this
patch we'll get:
[root@client1 tmp]# perf stat -e cycles -A -C 2-3 -- stress-ng -c 1
--taskset 2 --timeout 1
[...]
 Performance counter stats for 'CPU(s) 2-3':

CPU2           2880457316      cycles
CPU3           2880459810      cycles
       1.254688470 seconds time elapsed

With this patch the idle state of CPU3 is observed as expected:
[root@client1 ~]#  perf stat -e cycles -A -C 2-3 -- stress-ng -c 1
--taskset 2 --timeout 1
[...]
 Performance counter stats for 'CPU(s) 2-3':

CPU2           2558580492      cycles
CPU3               305749      cycles
       1.113626410 seconds time elapsed

Signed-off-by: Yicong Yang <yangyicong@hisilicon.com>
Signed-off-by: Will Deacon <will@kernel.org>
drivers/perf/arm_pmu.c
drivers/perf/arm_pmuv3.c
include/linux/arch_topology.h
include/linux/perf/arm_pmu.h

index 5c310e803dd78353e03cd7d594eece092253a51f..ae437791b5f8c04926d8883cae31529bbf397908 100644 (file)
@@ -925,6 +925,12 @@ int armpmu_register(struct arm_pmu *pmu)
        if (ret)
                return ret;
 
+       /*
+        * By this stage we know our supported CPUs on either DT/ACPI platforms,
+        * detect the SMT implementation.
+        */
+       pmu->has_smt = topology_core_has_smt(cpumask_first(&pmu->supported_cpus));
+
        if (!pmu->set_event_filter)
                pmu->pmu.capabilities |= PERF_PMU_CAP_NO_EXCLUDE;
 
index 69c5cc8f56067cd00aba8509d21b984cb8f30d2e..d1d6000517b2b9437ebc67ed20fd0e84796ffc85 100644 (file)
@@ -981,6 +981,7 @@ static int armv8pmu_get_chain_idx(struct pmu_hw_events *cpuc,
 static bool armv8pmu_can_use_pmccntr(struct pmu_hw_events *cpuc,
                                     struct perf_event *event)
 {
+       struct arm_pmu *cpu_pmu = to_arm_pmu(event->pmu);
        struct hw_perf_event *hwc = &event->hw;
        unsigned long evtype = hwc->config_base & ARMV8_PMU_EVTYPE_EVENT;
 
@@ -1001,6 +1002,15 @@ static bool armv8pmu_can_use_pmccntr(struct pmu_hw_events *cpuc,
        if (has_branch_stack(event))
                return false;
 
+       /*
+        * The PMCCNTR_EL0 increments from the processor clock rather than
+        * the PE clock (ARM DDI0487 L.b D13.1.3) which means it'll continue
+        * counting on a WFI PE if one of its SMT sibling is not idle on a
+        * multi-threaded implementation. So don't use it on SMT cores.
+        */
+       if (cpu_pmu->has_smt)
+               return false;
+
        return true;
 }
 
index d72d6e5aa2002260f04d76071fa14f35120bb4d8..daa1af2e8204bea0a3e992188e0ae5635af28c3f 100644 (file)
@@ -89,6 +89,17 @@ void remove_cpu_topology(unsigned int cpuid);
 void reset_cpu_topology(void);
 int parse_acpi_topology(void);
 void freq_inv_set_max_ratio(int cpu, u64 max_rate);
+
+/*
+ * Architectures like ARM64 don't have reliable architectural way to get SMT
+ * information and depend on the firmware (ACPI/OF) report. Non-SMT core won't
+ * initialize thread_id so we can use this to detect the SMT implementation.
+ */
+static inline bool topology_core_has_smt(int cpu)
+{
+       return cpu_topology[cpu].thread_id != -1;
+}
+
 #endif
 
 #endif /* _LINUX_ARCH_TOPOLOGY_H_ */
index 93c9a26492fcfd287797d535803c48f2711b8e7f..2d39322c40c43ca20f49c37048a9d650e2a262ec 100644 (file)
@@ -119,6 +119,7 @@ struct arm_pmu {
 
        /* PMUv3 only */
        int             pmuver;
+       bool            has_smt;
        u64             reg_pmmir;
        u64             reg_brbidr;
 #define ARMV8_PMUV3_MAX_COMMON_EVENTS          0x40