]> git.ipfire.org Git - thirdparty/binutils-gdb.git/blobdiff - opcodes/ChangeLog
[binutils, ARM, 1/16] Add support for Armv8.1-M Mainline CLI
[thirdparty/binutils-gdb.git] / opcodes / ChangeLog
index 05c7d239ce3269e167fa6d34f341f9863c6ecb51..5027e9a573fb6b7db4b749d94e1068a363f2caa6 100644 (file)
@@ -1,3 +1,238 @@
+2019-04-15  Thomas Preud'homme  <thomas.preudhomme@arm.com>
+
+       * arm-dis.c (select_arm_features): Add logic for Armv8.1-M Mainline.
+
+2019-04-12  John Darrington <john@darrington.wattle.id.au>
+
+       s12z-dis.c, s12z-opc.c, s12z-opc.h: Replace "operator" with
+       "optr". ("operator" is a reserved word in c++).
+
+2019-04-11  Sudakshina Das  <sudi.das@arm.com>
+
+       * aarch64-opc.c (aarch64_print_operand): Add case for
+       AARCH64_OPND_Rt_SP.
+       (verify_constraints): Likewise.
+       * aarch64-tbl.h (QL_LDST_AT): Update to add SP qualifier.
+       (struct aarch64_opcode): Update stg, stzg, st2g, stz2g instructions
+       to accept Rt|SP as first operand.
+       (AARCH64_OPERANDS): Add new Rt_SP.
+       * aarch64-asm-2.c: Regenerated.
+       * aarch64-dis-2.c: Regenerated.
+       * aarch64-opc-2.c: Regenerated.
+
+2019-04-11  Sudakshina Das  <sudi.das@arm.com>
+
+       * aarch64-asm-2.c: Regenerated.
+       * aarch64-dis-2.c: Likewise.
+       * aarch64-opc-2.c: Likewise.
+       * aarch64-tbl.h (aarch64_opcode): Add new ldgm and stgm.
+
+2019-04-09  Robert Suchanek  <robert.suchanek@mips.com>
+
+       * mips-opc.c (mips_builtin_opcodes): Add RDHWR rt rd sel.
+
+2019-04-08  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-opc.tbl: Consolidate AVX512 BF16 entries.
+       * i386-init.h: Regenerated.
+
+2019-04-07  Alan Modra  <amodra@gmail.com>
+
+       * ppc-dis.c (print_insn_powerpc): Use a tiny state machine
+       op_separator to control printing of spaces, comma and parens
+       rather than need_comma, need_paren and spaces vars.
+
+2019-04-07  Alan Modra  <amodra@gmail.com>
+
+       PR 24421
+       * arm-dis.c (print_insn_coprocessor): Correct bracket placement.
+       (print_insn_neon, print_insn_arm): Likewise.
+
+2019-04-05  Xuepeng Guo  <xuepeng.guo@intel.com>
+
+       * i386-dis-evex.h (evex_table): Updated to support BF16
+       instructions.
+       * i386-dis.c (enum): Add EVEX_W_0F3852_P_1, EVEX_W_0F3872_P_1
+       and EVEX_W_0F3872_P_3.
+       * i386-gen.c (cpu_flag_init): Add CPU_AVX512_BF16_FLAGS.
+       (cpu_flags): Add bitfield for CpuAVX512_BF16.
+       * i386-opc.h (enum): Add CpuAVX512_BF16.
+       (i386_cpu_flags): Add bitfield for cpuavx512_bf16.
+       * i386-opc.tbl: Add AVX512 BF16 instructions.
+       * i386-init.h: Regenerated.
+       * i386-tbl.h: Likewise.
+
+2019-04-05  Alan Modra  <amodra@gmail.com>
+
+       * ppc-opc.c (XLBH_MASK): Subtract off BH field from BB_MASK.
+       (powerpc_opcodes): Reorder bcctr and bclr extended mnemonics
+       to favour printing of "-" branch hint when using the "y" bit.
+       Allow BH field on bc{ctr,lr,tar}{,l}{-,+}.
+
+2019-04-05  Alan Modra  <amodra@gmail.com>
+
+       * ppc-dis.c (print_insn_powerpc): Delay printing spaces after
+       opcode until first operand is output.
+
+2019-04-04  Peter Bergner  <bergner@linux.ibm.com>
+
+       PR gas/24349
+       * ppc-opc.c (valid_bo_pre_v2): Add comments.
+       (valid_bo_post_v2): Add support for 'at' branch hints.
+       (insert_bo): Only error on branch on ctr.
+       (get_bo_hint_mask): New function.
+       (insert_boe): Add new 'branch_taken' formal argument.  Add support
+       for inserting 'at' branch hints.
+       (extract_boe): Add new 'branch_taken' formal argument.  Add support
+       for extracting 'at' branch hints.
+       (insert_bom, extract_bom, insert_bop, extract_bop): New functions.
+       (BOE): Delete operand.
+       (BOM, BOP): New operands.
+       (RM): Update value.
+       (XLYLK, XLYLK_MASK, XLYBB_MASK): Delete.
+       (powerpc_opcodes) <bc-, bcl-, bca-, bcla-, bclr-, bclrl-, bcctr-,
+       bcctrl-, bctar-, bctarl->: Replace BOE with BOM.
+       (powerpc_opcodes) <bc+, bcl+, bca+, bcla+, bclr+, bclrl+, bcctr+,
+       bcctrl+, bctar+, bctarl+>: Replace BOE with BOP.
+       <bdnztar, bdnztarl, bdztar, bdztarl, btar, btarl, bdnztar-, bdnztarl-,
+       bdnztar+, bdnztarl+, bdztar-, bdztarl-, bdztar+, bdztarl+, bgetar,
+       bnltar, bgetarl, bnltarl, bletar, bngtar, bletarl, bngtarl, bnetar,
+       bnetarl, bnstar, bnutar, bnstarl, bnutarl, bgetar-, bnltar-, bgetarl-,
+       bnltarl-, bletar-, bngtar-, bletarl-, bngtarl-, bnetar-, bnetarl-,
+       bnstar-, bnutar-, bnstarl-, bnutarl-, bgetar+, bnltar+, bgetarl+,
+       bnltarl+, bletar+, bngtar+, bletarl+, bngtarl+, bnetar+, bnetarl+,
+       bnstar+, bnutar+, bnstarl+, bnutarl+, blttar, blttarl, bgttar, bgttarl,
+       beqtar, beqtarl, bsotar, buntar, bsotarl, buntarl, blttar-, blttarl-,
+       bgttar-, bgttarl-, beqtar-, beqtarl-, bsotar-, buntar-, bsotarl-,
+       buntarl-, blttar+, blttarl+, bgttar+, bgttarl+, beqtar+, beqtarl+,
+       bsotar+, buntar+, bsotarl+, buntarl+, bdnzftar, bdnzftarl, bdzftar,
+       bdzftarl, bftar, bftarl, bftar-, bftarl-, bftar+, bftarl+, bdnzttar,
+       bdnzttarl, bdzttar, bdzttarl, bttar, bttarl, bttar-, bttarl-, bttar+,
+       bttarl+>: New extended mnemonics.
+
+2019-03-28  Alan Modra  <amodra@gmail.com>
+
+       PR 24390
+       * ppc-opc.c (BTF): Define.
+       (powerpc_opcodes): Use for mtfsb*.
+       * ppc-dis.c (print_insn_powerpc): Print fields with both
+       PPC_OPERAND_CR_REG and PPC_OPERAND_CR_BIT as a plain number.
+
+2019-03-25  Tamar Christina  <tamar.christina@arm.com>
+
+       * arm-dis.c (struct arm_private_data): Remove has_mapping_symbols.
+       (mapping_symbol_for_insn): Implement new algorithm.
+       (print_insn): Remove duplicate code.
+
+2019-03-25  Tamar Christina  <tamar.christina@arm.com>
+
+       * aarch64-dis.c (print_insn_aarch64):
+       Implement override.
+
+2019-03-25  Tamar Christina  <tamar.christina@arm.com>
+
+       * aarch64-dis.c (print_insn_aarch64): Update the mapping symbol search
+       order.
+
+2019-03-25  Tamar Christina  <tamar.christina@arm.com>
+
+       * aarch64-dis.c (last_stop_offset): New.
+       (print_insn_aarch64): Use stop_offset.
+
+2019-03-19  H.J. Lu  <hongjiu.lu@intel.com>
+
+       PR gas/24359
+       * i386-gen.c (cpu_flag_init): Add CPU_ANY_AVX512F_FLAGS to
+       CPU_ANY_AVX2_FLAGS.
+       * i386-init.h: Regenerated.
+
+2019-03-18  H.J. Lu  <hongjiu.lu@intel.com>
+
+       PR gas/24348
+       * i386-opc.tbl: Add Optimize to vmovdqa32, vmovdqa64, vmovdqu8,
+       vmovdqu16, vmovdqu32 and vmovdqu64.
+       * i386-tbl.h: Regenerated.
+
+2019-03-12  Andreas Krebbel  <krebbel@linux.ibm.com>
+
+       * s390-opc.txt: Rename selhhhr to selfhr.  Remove optional operand
+       from vstrszb, vstrszh, and vstrszf.
+
+2019-03-12  Andreas Krebbel  <krebbel@linux.ibm.com>
+
+       * s390-opc.txt: Add instruction descriptions.
+
+2019-02-08  Jim Wilson  <jimw@sifive.com>
+
+       * riscv-opc.c (riscv_opcodes) <beq>: Use Cz to compress 3 operand form.
+       <bne>: Likewise.
+
+2019-02-07  Tamar Christina  <tamar.christina@arm.com>
+
+       * arm-dis.c (arm_opcodes): Redefine hlt to armv1.
+
+2019-02-07  Tamar Christina  <tamar.christina@arm.com>
+
+       PR binutils/23212
+       * aarch64-opc.h (enum aarch64_field_kind): Add FLD_sz.
+       * aarch64-opc.c (verify_elem_sd): New.
+       (fields): Add FLD_sz entr.
+       * aarch64-tbl.h (_SIMD_INSN): New.
+       (aarch64_opcode_table): Add elem_sd verifier to fmla, fmls, fmul and
+       fmulx scalar and vector by element isns.
+
+2019-02-07  Nick Clifton  <nickc@redhat.com>
+
+       * po/sv.po: Updated Swedish translation.
+
+2019-01-31  Andreas Krebbel  <krebbel@linux.ibm.com>
+
+       * s390-mkopc.c (main): Accept arch13 as cpu string.
+       * s390-opc.c: Add new instruction formats and instruction opcode
+       masks.
+       * s390-opc.txt: Add new arch13 instructions.
+
+2019-01-25  Sudakshina Das  <sudi.das@arm.com>
+
+       * aarch64-tbl.h (QL_LDST_AT): Update macro.
+       (aarch64_opcode): Change encoding for stg, stzg
+       st2g and st2zg.
+       * aarch64-asm-2.c: Regenerated.
+       * aarch64-dis-2.c: Regenerated.
+       * aarch64-opc-2.c: Regenerated.
+
+2019-01-25  Sudakshina Das  <sudi.das@arm.com>
+
+       * aarch64-asm-2.c: Regenerated.
+       * aarch64-dis-2.c: Likewise.
+       * aarch64-opc-2.c: Likewise.
+       * aarch64-tbl.h (aarch64_opcode): Add new stzgm.
+
+2019-01-25  Sudakshina Das  <sudi.das@arm.com>
+           Ramana Radhakrishnan  <ramana.radhakrishnan@arm.com>
+
+       * aarch64-asm.c (aarch64_ins_addr_simple_2): Remove.
+       * aarch64-asm.h (ins_addr_simple_2): Likeiwse.
+       * aarch64-dis.c (aarch64_ext_addr_simple_2): Likewise.
+       * aarch64-dis.h (ext_addr_simple_2): Likewise.
+       * aarch64-opc.c (operand_general_constraint_met_p): Remove
+       case for ldstgv_indexed.
+       (aarch64_print_operand): Remove case for AARCH64_OPND_ADDR_SIMPLE_2.
+       * aarch64-tbl.h (struct aarch64_opcode): Remove ldgv and stgv.
+       (AARCH64_OPERANDS): Remove ADDR_SIMPLE_2.
+       * aarch64-asm-2.c: Regenerated.
+       * aarch64-dis-2.c: Regenerated.
+       * aarch64-opc-2.c: Regenerated.
+
+2019-01-23  Nick Clifton  <nickc@redhat.com>
+
+       * po/pt_BR.po: Updated Brazilian Portuguese translation.
+
+2019-01-21  Nick Clifton  <nickc@redhat.com>
+
+       * po/de.po: Updated German translation.
+       * po/uk.po: Updated Ukranian translation.
+
 2019-01-20  Chenghua Xu  <paul.hua.gm@gmail.com>
        * mips-dis.c (mips_arch_choices): Fix typo in
        gs464, gs464e and gs264e descriptors.